這幾年光纖通訊技術(shù)的飛速發(fā)展使得目前高速通訊網(wǎng)絡(luò)性能的瓶頸集中在高速交換系統(tǒng),研究、設(shè)計(jì)和制造高速交換系統(tǒng)對(duì)目前高速通訊網(wǎng)絡(luò)具有極其重要的意義。提出一種新的三級(jí)交換的矩陣模型,在這種模型上設(shè)計(jì)無(wú)阻塞交換算法。介紹這種T-S-T網(wǎng)絡(luò)的調(diào)度算法的實(shí)現(xiàn)和實(shí)驗(yàn)結(jié)果。算法設(shè)計(jì)和實(shí)現(xiàn)的過(guò)程中,大量的實(shí)驗(yàn)表明,該算法具有良好的特性,而且通過(guò)芯片級(jí)聯(lián)可實(shí)現(xiàn)。
以太網(wǎng)接口是嵌入式系統(tǒng)進(jìn)行以太網(wǎng)通信的硬件基礎(chǔ)。隨著微電子技術(shù)的進(jìn)步,許多嵌入式控制芯片集成了以太網(wǎng)控制器,這使得嵌入式系統(tǒng)中以太網(wǎng)接口的開(kāi)發(fā)更為便利[1]。LPC23xx是NXP半導(dǎo)體公司(由Philips公司創(chuàng)建)于20
無(wú)論從微觀到宏觀、從延長(zhǎng)電池壽命到減少全球變暖的溫室效應(yīng)等等,各種不同因素都在迅速推動(dòng)系統(tǒng)設(shè)計(jì)人員關(guān)注節(jié)能問(wèn)題。一項(xiàng)有關(guān)設(shè)計(jì)優(yōu)先考慮事項(xiàng)的最新調(diào)查指出,大部分工程師已把功耗排在首位,或者是將其緊跟在
當(dāng)前,無(wú)論在軍事還是民用方面,對(duì)于數(shù)字信號(hào)處理的實(shí)時(shí)性、快速性的要求越來(lái)越高。可編程邏輯器件(PLD)由于在速度和集成度的飛速提高,越來(lái)越多的電子系統(tǒng)采用可編程邏輯器件來(lái)實(shí)現(xiàn)數(shù)字濾波。 Altera公司的
摘要: TD-SCDMA網(wǎng)絡(luò)模擬儀是杰脈通信最新推出的一款具有TD-SCDMA基站和核心網(wǎng)模擬功能的調(diào)測(cè)設(shè)備。它不僅支持終端系統(tǒng)級(jí)的功能測(cè)試,也支持單獨(dú)的核心網(wǎng)模擬的功能部分,能夠?yàn)榻K端芯片和解決方案的研發(fā)提供便利的
雖然在嵌入式系統(tǒng)中有許多連接元件的方法,但最主要的還是以太網(wǎng)、PCI Express和RapidIO這三種高速串行標(biāo)準(zhǔn)。所有這三種標(biāo)準(zhǔn)都使用相似的串行解串器(SerDes)技術(shù),它們提供的吞吐量和時(shí)延性能都要超過(guò)寬的并行總線
系統(tǒng)設(shè)計(jì) 系統(tǒng)框圖如圖1所示,系統(tǒng)由MCU、鍵盤、EEPROM、FMl702SL、液晶屏、485通信模塊組成。MCu控制FMl702對(duì)Mifare卡進(jìn)行讀寫操作,再根據(jù)得到的相應(yīng)數(shù)據(jù)對(duì)液晶屏、EEPROM進(jìn)行相應(yīng)的操作。MCU 與PC機(jī)通過(guò)485,總
摘要 串行RapidIO針對(duì)高性能嵌入式系統(tǒng)芯片間和板間互連而設(shè)計(jì),它將是未來(lái)十幾年中嵌入式系統(tǒng)互連的最佳選擇。 本文比較RapidIO和傳統(tǒng)互連技術(shù)的優(yōu)點(diǎn);介紹RapidIO協(xié)議架構(gòu),包格式,互連拓?fù)浣Y(jié)構(gòu)以及串行Rap
AT89C2051單片機(jī)內(nèi)有一個(gè)串行I/O端口,通過(guò)引腳RXD[P3.0]和TXD[P3.1]可與外部電路進(jìn)行全雙工的串行異步通信,發(fā)送數(shù)據(jù)時(shí)由TXD端送出,接收時(shí)數(shù)據(jù)由RXD端輸入。串口有四種工作方式,通過(guò)編程設(shè)置,可以使其工作
聲音的頻譜范圍約在幾十到幾千赫茲,若能利用程序來(lái)控制單片機(jī)某個(gè)口線不斷的輸出“高”“低”電平,則在該口線上就能產(chǎn)生一定頻率的方波,將該方波接上喇叭就能發(fā)出一定頻率的聲音,若再利用程序控制“高”“低”