本文介紹的數(shù)據(jù)采集處理系統(tǒng)采用CPLD控制ADS8364完成數(shù)據(jù)的A/D轉(zhuǎn)換,轉(zhuǎn)換后的數(shù)據(jù)預(yù)先存儲到FIFO中,再經(jīng)DSP進(jìn)行前端的數(shù)字信號處理后,通過USB總線傳給上位機(jī),并在上位機(jī)上進(jìn)行存儲、顯示和分析等。
本文給出了基于ARM的FPGA加載配置軟件實(shí)現(xiàn)。這種方法充分利用了ARM的速度快、靈活的特點(diǎn),節(jié)省了開發(fā)成本,又滿足了一些特殊的系統(tǒng)設(shè)計(jì)要求。本方法也適用于其它的微處理器。
作者:陳鴻興廣色域彌補(bǔ)RGB色彩表現(xiàn)不足 目前RGB三色色頻各8-bit的液晶顯示器或液晶電視能夠表現(xiàn)1760萬色,此種色階能力大致可以滿足一般使用者,但對于未來需要更高色彩表現(xiàn)能力的應(yīng)用來說,三原色顯示器的色彩再現(xiàn)能
本文設(shè)計(jì)的這套控制裝置是以工控計(jì)算機(jī)作為檢測與控制的核心,利用其PCI總線插槽、插入采集卡和I/O卡,實(shí)現(xiàn)巡回檢測多路模擬信號以及開關(guān)信號
本設(shè)計(jì)以三星公司的ARM7(S3C44B0)為核心CPU,開發(fā)了VxWorks下的網(wǎng)絡(luò)接口,包括硬件設(shè)計(jì)和軟件實(shí)現(xiàn)兩個(gè)部分。
本文介紹了一種8位高速微控制器IP軟核的設(shè)計(jì),該IP采用哈佛總線和二級流水線,指令集與PIC16F676兼容。
在H.264解碼器中,為了能夠完成高清碼流的實(shí)時(shí)解碼任務(wù),本文提出了一種CABAC硬件加速器的設(shè)計(jì)方案。
本文介紹利用ACTEL公司的ProASICplus系列FPGA實(shí)現(xiàn)與DS18B20的通信功能。FPGA可以將讀出DS18B20的48位ID號和12位溫度測量結(jié)果保存在內(nèi)部寄存器中,微處理器可以隨時(shí)快速地從FPGA寄存器中讀取這些信息。
本文采用數(shù)字信號處理器和模擬器件,構(gòu)建一個(gè)全功能的智能車載終端。該終端集合GPRS、GPS、藍(lán)牙、CMOS攝像等技術(shù)于一體,具有處理速度快、功能齊全實(shí)用、工作穩(wěn)定可靠等特點(diǎn)。
本文給出了一種基于C8051F310 MCU的磁流變阻尼器控制器的設(shè)計(jì)方法。