簡(jiǎn)要介紹TMS 320IF240x DSP芯片的硬件結(jié)構(gòu)和COFF目標(biāo)文件,以及C語(yǔ)言和匯編語(yǔ)言的混合編程;較為詳細(xì)介紹C程序的編譯環(huán)境和系統(tǒng)的初始化。
以CPLD為器件,采用VHDL語(yǔ)言,設(shè)計(jì)了51單片機(jī)與32位PCI總線以太網(wǎng)控制器RTL8029之間的接口邏輯,實(shí)現(xiàn)了8位單片機(jī)與3 2位以太網(wǎng)控制器之間的通信。
主要介紹基于SPCEO61A的嵌入式語(yǔ)音通信平臺(tái)的主要原理、框架結(jié)構(gòu)以及其中主要問(wèn)題的實(shí)現(xiàn)策略。對(duì)于語(yǔ)音通信的應(yīng)用和研究具有很好的借鑒意義。
結(jié)合繼電保護(hù)測(cè)試裝置的研制體會(huì),介紹基于DSP的CPLD多方案現(xiàn)場(chǎng)可編程配置方法, 給出硬件的配置連接、CPLD配置數(shù)據(jù)的獲取與存儲(chǔ)方法和CPLD在DSP控制下的被動(dòng)串行配置過(guò)程。設(shè)計(jì)中,不用專用配置PROH, 配置方案由OSP提供給CPLD,實(shí)現(xiàn)同一硬件對(duì)不同奧型信號(hào)的檢測(cè)與控制。
在簡(jiǎn)要介紹SynCML (Synchronization Markup Language)數(shù)據(jù)同步規(guī)范的基礎(chǔ)上,對(duì)SyncML發(fā)起組發(fā)布的官方實(shí)現(xiàn)——SyncML參考工具包SRTK (SyncML Reference Toolkit)的結(jié)構(gòu)和工作模式進(jìn)行詳盡分析;在此基礎(chǔ)上進(jìn)一步深入研究移動(dòng)終端設(shè)備中SyncML Client軟件的實(shí)現(xiàn)方法。
單片機(jī)是最初的大型計(jì)算機(jī)的一個(gè)分支,主要用于:工業(yè)自動(dòng)化控制、智能儀器、儀表、航海、航天、智能家電等領(lǐng)域。
關(guān)于比較器滯回的討論需要從“滯回”的定義開(kāi)始, 與許多其它技術(shù)術(shù)語(yǔ)一樣, “滯回”源于希臘語(yǔ), 含義是“延遲”或“滯后”, 或阻礙前一狀態(tài)的變化。工程中, 常用滯回描述非對(duì)稱操作, 比如, 從A到B和從B到A是互不相同。在磁現(xiàn)象、非可塑性形變以及比較器電路中都存在滯回。
MAX149x系列Σ-Δ面板表ADC能夠使用外部500mV至3.6V的外部基準(zhǔn),并獲得精確的轉(zhuǎn)換結(jié)果。該應(yīng)用筆記介紹了如何使用外部電壓基準(zhǔn)并對(duì)其進(jìn)行分壓,產(chǎn)生一個(gè)驅(qū)動(dòng)MAX149x系列的可變基準(zhǔn)電壓,實(shí)現(xiàn)ADC增益調(diào)節(jié)。
隨著信息技術(shù)的飛速發(fā)展,數(shù)字信號(hào)處理器(DSP)得到了廣泛的應(yīng)用?,F(xiàn)今高速DSP的內(nèi)存不再基于Flash結(jié)構(gòu),而是采用存取速度更快的RAM結(jié)構(gòu)。DSP掉電后,其內(nèi)部RAM中的程序和數(shù)據(jù)將全部丟失,所以在脫離仿真器的環(huán)境中,通常做法是事先將程序的可執(zhí)行代碼存入片外的EPROM或Flash中。
通常情況下,進(jìn)行DSP系統(tǒng)開(kāi)發(fā)調(diào)試時(shí),都要配備一片SRAM芯片作為片外程序RAM。調(diào)試時(shí),使用相應(yīng)的仿真板將程序下載到SRAM中,這樣DSP系統(tǒng)通過(guò)運(yùn)行SRAM中的程序代碼來(lái)實(shí)現(xiàn)相應(yīng)的操作??梢钥吹?,DSP系統(tǒng)調(diào)試時(shí),關(guān)鍵是要將程序下載到SRAM中,因此如果能將程序代碼通過(guò)單片機(jī)寫(xiě)入SRAM中,則同樣可以完成對(duì)DSP系統(tǒng)的調(diào)試。下面具體介紹在不使用仿真板的情況下,如何運(yùn)用單片機(jī)AT89S5l對(duì)DSP芯片TMS320LF2407進(jìn)行在線調(diào)試。