本系統(tǒng)采用Verilog HDL語言。利用一種快速的中值濾波改進(jìn)算法對電路進(jìn)行設(shè)計,并以Altera公司生產(chǎn)的Stratix II EP2S60F67214型FPGA芯片為硬件平臺。
本文基于網(wǎng)絡(luò)磁盤陣列構(gòu)建出一種高性能的海量存儲系統(tǒng)。
隨著科學(xué)技術(shù)的發(fā)展,人們不斷把目光投向水利綜合自動化的實現(xiàn),這一新課題已得到廣泛的研究,少部分水庫綜合自動化經(jīng)過多年的研究和實踐,其可靠性、靈活性、快速性已得到一致的認(rèn)可。
本文介紹了步進(jìn)電機的特點和TA8435芯片工作原理。使用細(xì)分方式可以提高步進(jìn)電機的控制精度,降低步進(jìn)電機的振動和噪聲。
泰克 DSA70000 新型示波器采用了一系列創(chuàng)新的數(shù)字信號處理(DSP)技術(shù),以增強頻率和相位響應(yīng)、通道匹配性、探頭系統(tǒng)性能、信噪比表現(xiàn)及其他重要技術(shù)特性,從而令整個示波器數(shù)據(jù)采集系統(tǒng)均隨之受益。
本文介紹了基于SOPC、嵌入生物特征的個人證件識讀器設(shè)計。本設(shè)計采用Altera公司的FPGA軟核處理器以及通用IP核實現(xiàn)系統(tǒng)的集成化,并且用C2H工具對軟件算法的瓶頸進(jìn)行硬件加速處理,系統(tǒng)性能得到了明顯提高。
本文提出一種基于TCP/IP的多串口轉(zhuǎn)換網(wǎng)關(guān),可從根本上解決這一難題。
基于C805lF020的音頻峰值采集終端輸人平衡音頻信號,經(jīng)減法電路、增益調(diào)整電路、負(fù)波形反相電路、檢波電路、射極跟隨電路和分壓電路,最終利用單片機內(nèi)部的8位和12位A/D轉(zhuǎn)換器,可以一次采集16路音頻峰值數(shù)據(jù)。
本文對增益提高技術(shù)的原理和全差分套筒式共源共柵運算放大器進(jìn)行了分析,在此基礎(chǔ)上設(shè)計了一個帶增益提升的全差分折疊式共源共柵運算放大器,它能有效地提高增益,同時對運算放大器的速度及穩(wěn)定性等影響很小。
S.-H. Paek, aek, K-L. Kim, H-S. Seo, Y-S. Jeong, S-Y. Yi , S-Y. Lee,et al., are with LG.Philips LCD R&D CenterM. D.McCreary, H. Gates, and J. Au are with E Ink Corp2005年的10月,面板大廠樂金飛利浦(LG