實(shí)現(xiàn)PCB高效自動(dòng)布線的設(shè)計(jì)技巧和要點(diǎn)
信號(hào)完整性 (SI) 問題解決得越早,設(shè)計(jì)的效率就越高,從而可避免在電路板設(shè)計(jì)完成之后才增加端接器件。
本文從幾個(gè)角度來探討電子產(chǎn)品開發(fā)過程中的開發(fā)成本控制方法。
在任何開關(guān)電源設(shè)計(jì)中,PCB板的物理設(shè)計(jì)都是最后一個(gè)環(huán)節(jié),如果設(shè)計(jì)方法不當(dāng),PCB可能會(huì)輻射過多的電磁干擾,造成電源工作不穩(wěn)定,文中針對(duì)各個(gè)步驟中所需注意的事項(xiàng)進(jìn)行分析。
以TRAC020LH完全可重配置模擬器件和TRAC開發(fā)軟件為基礎(chǔ),設(shè)計(jì)模擬鎖相環(huán);給出仿真結(jié)果和利用PIC單片機(jī)對(duì)器件進(jìn)行配置的應(yīng)用電路。
介紹基于Altera Excalibur平臺(tái)的光信號(hào)采集片上系統(tǒng)的設(shè)計(jì),詳細(xì)地分析片上系統(tǒng)各個(gè)組成部分的工作原理。
詳細(xì)分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計(jì)方案。
文章介紹了APA150的主要特點(diǎn)、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計(jì)中的應(yīng)用實(shí)例。
在對(duì)FFT(快速傅立葉變換)算法進(jìn)行研究的基礎(chǔ)上,描述了用FPGA實(shí)現(xiàn)FFT的方法,并對(duì)其中的整體結(jié)構(gòu)、蝶形單元及性能等進(jìn)行了分析。
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實(shí)現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。