實現(xiàn)PCB高效自動布線的設(shè)計技巧和要點
信號完整性 (SI) 問題解決得越早,設(shè)計的效率就越高,從而可避免在電路板設(shè)計完成之后才增加端接器件。
本文從幾個角度來探討電子產(chǎn)品開發(fā)過程中的開發(fā)成本控制方法。
在任何開關(guān)電源設(shè)計中,PCB板的物理設(shè)計都是最后一個環(huán)節(jié),如果設(shè)計方法不當(dāng),PCB可能會輻射過多的電磁干擾,造成電源工作不穩(wěn)定,文中針對各個步驟中所需注意的事項進行分析。
以TRAC020LH完全可重配置模擬器件和TRAC開發(fā)軟件為基礎(chǔ),設(shè)計模擬鎖相環(huán);給出仿真結(jié)果和利用PIC單片機對器件進行配置的應(yīng)用電路。
介紹基于Altera Excalibur平臺的光信號采集片上系統(tǒng)的設(shè)計,詳細地分析片上系統(tǒng)各個組成部分的工作原理。
詳細分析8位微處理器IP core PicoBlaze的結(jié)構(gòu)、原理與設(shè)計方案。
文章介紹了APA150的主要特點、內(nèi)部結(jié)構(gòu)、主要性能參數(shù),給出了APA150在通信系統(tǒng)設(shè)計中的應(yīng)用實例。
在對FFT(快速傅立葉變換)算法進行研究的基礎(chǔ)上,描述了用FPGA實現(xiàn)FFT的方法,并對其中的整體結(jié)構(gòu)、蝶形單元及性能等進行了分析。
介紹了利用現(xiàn)場可編程邏輯門陣列FPGA實現(xiàn)直接數(shù)字頻率合成(DDS)的原理、電路結(jié)構(gòu)和優(yōu)化方法。