介紹了Xilinx Foundation F3.1可編程器件開發(fā)工具軟件的組成和功能,同時介紹了該軟件工具中設計入口工具和設計實現工具的主要功能和使用特點。
采用數字化技術、在測控系統(tǒng)中用IP核實現D/A轉換,并且在1片可編程邏輯器件中實現。
介紹了HDB3編解碼的原理和方法,給出了用CPLD實現E1信號HDB3編解碼的方法,同時給出了它的實現原理圖,最后給出了XILINX的XC9500系列可編程邏輯器件的開發(fā)流程。
介紹lattice半導體公司推出的可編程模擬器件ispPAC10內部結構及設計應用。
論述VHDL中Loop語句動態(tài)表達式的可綜合性問題,提出三種解決方法:直接代入法、邊界擴充法和計數器法,并對比這三類方法的適用性。
首先介紹異步FIFO的概念、應用及其結構,然后分析實現異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設計的基礎上提出一種新穎的電路結構并對其進行綜合仿真和FPGA實現。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實現3-DES算法的設計要點及關鍵部分的設計。
介紹了萊迪思半導體公司推出的零功耗超快速復雜中編程邏輯器件ispMACH4000Z的特征、結構和原理。
簡要介紹了CPLD/FPGA器件的特點和應用范圍,并以分頻比為2.5的半整數分頻器的設計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設計數字邏輯電路的過程和方法。
從數字系統(tǒng)設計的性質出發(fā),結合目前迅速發(fā)展的芯片系統(tǒng),比較、研究各種硬件描述語言。