介紹lattice半導體公司推出的可編程模擬器件ispPAC10內部結構及設計應用。
論述VHDL中Loop語句動態(tài)表達式的可綜合性問題,提出三種解決方法:直接代入法、邊界擴充法和計數(shù)器法,并對比這三類方法的適用性。
首先介紹異步FIFO的概念、應用及其結構,然后分析實現(xiàn)異步FIFO的難點問題及其解決辦法;在傳統(tǒng)設計的基礎上提出一種新穎的電路結構并對其進行綜合仿真和FPGA實現(xiàn)。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結構的XC2S100為例,闡述用FPGA高速實現(xiàn)3-DES算法的設計要點及關鍵部分的設計。
介紹了萊迪思半導體公司推出的零功耗超快速復雜中編程邏輯器件ispMACH4000Z的特征、結構和原理。
簡要介紹了CPLD/FPGA器件的特點和應用范圍,并以分頻比為2.5的半整數(shù)分頻器的設計為例,介紹了在MAX+plus II開發(fā)軟件下,利用VHDL硬件描述語言以及原理圖的輸入方式來設計數(shù)字邏輯電路的過程和方法。
從數(shù)字系統(tǒng)設計的性質出發(fā),結合目前迅速發(fā)展的芯片系統(tǒng),比較、研究各種硬件描述語言。
本文介紹一種基于總線型LVDS的通信系統(tǒng)方案,以及利用FPGA芯片實現(xiàn)系統(tǒng)核心模塊的設計方法。
介紹實現(xiàn)單片機與Xilinx公司XC9500系列可編程邏輯器件的讀寫邏輯功能模塊的接口設計,以及Xilinx公司的XC9500系列可編程邏輯器件的開發(fā)流程。
詳細闡述一種利用交錯編碼的思想,來改遠距離通信質量的新設計。