介紹可編程邏輯器件的開發(fā)流程,敘述EDA工具Quartus II和LeonardoSpectrum在Altera公司CPLD器件開發(fā)中的應用。
固定幾何結構的FFT算法及其FPGA實現。
本文介紹一種利用CPLD器件實現的可編程的性能良好的IRIG-B碼源。
針對一些惡劣的電磁環(huán)境對隨機存儲器(RAM)電路誤碼影響的情況,根據糾錯編碼的基本原理,提出簡單實用的能檢查兩位錯誤并自動糾正一位錯誤的EDAC算法。
本文介紹的測頻方法,不僅消除了直接測頻方法中對測量頻率需要采用分段測試的局際,而且在整個測試頻段內能夠保持高精度不變。
采用VHDL語言設計,用CPLD控制模/數轉換電路,完成多路模擬輸入的高速同步數/模轉,具有容錯和自檢能力。
介紹高速圖像采集系統(tǒng)的硬件結構及工作原理,講述FPGA在圖像采集與數據存儲部分的VHDL模塊設計,給出采集同步模塊的VHDL源程序。
根據單片機I2C串行擴展的特點,在EDA軟件MaxplusII的環(huán)境下,利用AHDL語言,建立IP核。
介紹模擬峰值電壓的檢測方式,敘述基于Verilog-HDL與高速A/D轉換器相結合所實現的數字式快速軸承噪聲檢測方法,給出相關的Verilog-HDL主模塊部分。
介紹使用現代EDA手段設計核物理實驗常用儀器——定標器的原理和實現方法。