摘要:為了解決軟件無線電應(yīng)用中高頻處理信號的大帶寬信號采集和處理問題,給出了一種在FPGA數(shù)據(jù)采集系統(tǒng)中采用高速A/D轉(zhuǎn)換芯片ADC08D500來對寬帶、高頻信號進(jìn)行實(shí)時采樣和轉(zhuǎn)換的設(shè)計方案以及實(shí)驗(yàn)結(jié)果,該方案采用模塊化設(shè)計,設(shè)計簡單,通用性強(qiáng),可用于高速系統(tǒng)中的實(shí)時數(shù)據(jù)采集和處理。
ADI數(shù)據(jù)中心白皮書搶先看,測試領(lǐng)紅包
輕松掌握Git與GitHub
PCB阻抗設(shè)計與計算
PCB電路設(shè)計從入門到精通
手把手教你學(xué)STM32--M7(中級篇)
內(nèi)容不相關(guān) 內(nèi)容錯誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號