在AIoT與邊緣計(jì)算爆發(fā)式增長(zhǎng)的今天,傳統(tǒng)通用處理器已難以滿足特定場(chǎng)景的極致需求。以卷積神經(jīng)網(wǎng)絡(luò)推理為例,90%的運(yùn)算集中在8-bit矩陣乘法,若用標(biāo)準(zhǔn)RISC-V指令實(shí)現(xiàn),需數(shù)百個(gè)周期完成單次乘加運(yùn)算。這種性能瓶頸催生了RISC-V自定義指令擴(kuò)展技術(shù)的突破性應(yīng)用——通過(guò)Chisel硬件構(gòu)造語(yǔ)言,開發(fā)者可快速設(shè)計(jì)專用加速器并無(wú)縫嵌入SoC系統(tǒng),實(shí)現(xiàn)算力與能效的雙重躍遷。