本文采用CPLD實(shí)現(xiàn)了AD芯片、高速FIFO存儲(chǔ)器以及MCU之間的接口電路。實(shí)驗(yàn)表明,該電路工作穩(wěn)定可靠,且通用性強(qiáng),易于移植到其它數(shù)據(jù)采集系統(tǒng)中。同時(shí),QuartusII等嵌入式技術(shù)的使用,簡(jiǎn)化了開(kāi)發(fā)流程,提高了設(shè)計(jì)效率。目前,該電路已成功應(yīng)用于某數(shù)據(jù)采集系統(tǒng)中。
ADI數(shù)據(jù)中心白皮書(shū)搶先看,測(cè)試領(lǐng)紅包
印刷電路板設(shè)計(jì)進(jìn)階
3小時(shí)熟悉Allegro軟件功能、層作用、與114個(gè)高效快捷鍵
C 語(yǔ)言靈魂 指針 黃金十一講 之(4)
Makefile工程實(shí)踐第01季:從零開(kāi)始一步一步寫(xiě)項(xiàng)目的Makefile
內(nèi)容不相關(guān) 內(nèi)容錯(cuò)誤 其它
本站介紹 | 申請(qǐng)友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠(chéng)聘英才
ICP許可證號(hào):京ICP證070360號(hào) 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報(bào)窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號(hào)