在異構(gòu)計(jì)算系統(tǒng)中,ARM與FPGA的協(xié)同工作已成為高性能計(jì)算的關(guān)鍵架構(gòu)。本文基于FSPI(Fast Serial Peripheral Interface)四線(xiàn)模式,在150MHz時(shí)鐘頻率下實(shí)現(xiàn)10.5MB/s的可靠數(shù)據(jù)傳輸,重點(diǎn)分析時(shí)鐘極性/相位配置、DMA加速、CRC校驗(yàn)等核心技術(shù),并提供完整的Verilog與C代碼實(shí)現(xiàn)。