摘 要:針對工程應用中經常需要使用一個控制終端與多個設備通信的問題,文中設計了基于FPGA的多串口控制器。該控制器實現(xiàn)了一對四的多串口通信功能,為控制器中的每個串口都分配了一個FIFO,用以緩存收到的數(shù)據,并為每個設備的串口設置了優(yōu)先級,在工作中控制器優(yōu)先響應優(yōu)先級別高的串口請求。文中詳述了各功能模塊的設計思路和方法,且各功能模塊都通過了ISim仿真,驗證了本設計的正確性。
ADI數(shù)據中心白皮書搶先看,測試領紅包
、深度剖析 C 語言 結構體/聯(lián)合/枚舉/位域:鉑金十三講 之 (12)
PCB電路設計從入門到精通二
6層 HDTV-Player PADS_Layout 設計實戰(zhàn)視頻教程
PCB阻抗設計與計算
內容不相關 內容錯誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務 | 網站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網 2000- 版權所有 用戶舉報窗口( 郵箱:macysun@21ic.com )
京公網安備 11010802024343號