基于UltraScale架構的FPGA實現(xiàn)數(shù)據(jù)傳輸機制是通過將高性能的并行專用IO接口和高速的串行收發(fā)器結合起來實現(xiàn)的,UltraScale架構的串行收發(fā)器傳送數(shù)據(jù)的速率能夠達到16.3Gbps,滿足主流的串行協(xié)議要求,當然傳輸速率也能夠達到32.75Gbps,允許25G+比特位的地板設計,而且相對以前的收發(fā)器而言,能夠大大降低每比特位傳輸?shù)墓?。UltraScale架構的FPGA芯片中的收發(fā)器都兼容PCIe3.0和PCIe4.0,專用的PCIe集成模塊支持PCIe3.0 X8型端口和根端口的設計需求。