基于UVM的SoC寄存器級驗(yàn)證環(huán)境構(gòu)建方法
MathWorks 通過 Universal Verification Methodology (UVM) 支持加快 FPGA 和 ASIC 驗(yàn)證速度
Mentor Graphics Verification Academy 新增 SystemVerilog 課程和模式庫以擴(kuò)展工程師的專業(yè)知識和資源
數(shù)字IC芯片設(shè)計(jì)驗(yàn)證+UVM驗(yàn)證+異步FIFO驗(yàn)證 asyn_fifo_UVM_project.zi
Verdi UVM Debug UserGuide 2018.09-S P2
UVM實(shí)戰(zhàn)(卷 Ⅰ)
UVM_Phase機(jī)制源代碼 分析
UVM_Golden_Reference_Gui de
數(shù)字 LED 恒流源
基于stm32f4的外部芯片驅(qū)動開發(fā)
FPGA或CPLD來開發(fā)一個(gè)信號轉(zhuǎn)換模塊
溫度儀上位機(jī)項(xiàng)目開發(fā)
通信以太網(wǎng)FPGA驗(yàn)證工作
350W--1500W定壓功率放大模塊
小軒窗
lll27
Littelfuse應(yīng)用學(xué)習(xí)社第一期:打造更穩(wěn)定與安全的數(shù)據(jù)中心解決方案
嵌入式工程師養(yǎng)成計(jì)劃系列視頻課程 — 朱老師帶你零基礎(chǔ)學(xué)Linux
深度剖析 C 語言 結(jié)構(gòu)體/聯(lián)合/枚舉/位域:鉑金十三講 之 (13)
PCB電路設(shè)計(jì)從入門到精通二
vim從入門到精通第02季:使用插件定制自己的IDE開發(fā)環(huán)境
內(nèi)容不相關(guān) 內(nèi)容錯(cuò)誤 其它
本站介紹 | 申請友情鏈接 | 歡迎投稿 | 隱私聲明 | 廣告業(yè)務(wù) | 網(wǎng)站地圖 | 聯(lián)系我們 | 誠聘英才
ICP許可證號:京ICP證070360號 21ic電子網(wǎng) 2000- 版權(quán)所有 用戶舉報(bào)窗口( 郵箱:macysun@21ic.com )
京公網(wǎng)安備 11010802024343號