日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > > FPGA開源工作室



verilog常用語法一讓您的FPGA設計更輕松

條件編譯

一般情況下,Verilog HDL源程序中所有的行都將參加編譯。但是有時希望對其中的一部分內(nèi)容只有在滿足條件才進行編譯,也就是對一部分內(nèi)容指定編譯的條件,這就是“條件編譯”。有時,希望當滿足條件時進行編譯,而當條件不滿足是則編譯另一部分。

veriloggenerate語句可以實現(xiàn)條件編譯功能,這個功能類似于c語言中的#ifdef語句。

示例:



USE_REG == 1 的時候,fpga  map的紅色框電路,當 USE_REG == 0時,FPGA map的藍色框電路。


位寬匹配

示例:

{KSZ{1'b0}}為位寬為KSZ的數(shù)字0。


信號邊緣檢測

FPGA開發(fā)過程中,獲得某些信號的上升沿和下降沿是至關重要的,從信號的上升沿或下降沿就可以判斷信號的起始有效。

示例:

仿真平臺:

Vs_rise_flag vs_fall_flag分別是vsync信號的上升沿和下降沿標志。

仿真波形:


如上圖所示,紅色的圓圈表示vsync的上升沿,紅色正方形框表示vsync的上升沿標志;藍色的圓圈表示vsync信號的下降沿,藍色框表示vsync的下降沿標志。


本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
關閉