日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > > FPGA開(kāi)源工作室


第四篇:mig IP的仿真

1快速仿真

1>ddr3_ip->Open IP Example Design

2>選擇ddr3仿真生成的路徑。


3>DDR3自帶仿真工程生成完畢。

4>Run Simulation ->Run Behavioral Simulation。

5>等待10幾分鐘左右仿真完成。

6>仿真完成查看波形。

對(duì)于xiinx官方自帶的DDR3仿真的例子大家可以參看UG586

https://china.xilinx.com/support/documentation/ip_documentation/mig_7series/v4_2/ug586_7Series_MIS.pdf)。

2仿真

目標(biāo):對(duì)DDR38個(gè)bank0 bank開(kāi)始對(duì)每個(gè)bank寫入0-99,然后依次讀出,循環(huán)讀寫。

修改example_top模塊如下所示:

參見(jiàn)參考工程ddr3_sim。

如上圖所示,app_cmd信號(hào)在①處為寫ddr3命令,從bank0寫到bank7。②處為ddr3讀命令,從bank0讀到bank7。

如圖紅框所示,我們采用寫時(shí)序第一種情況(具體參看《第三篇:mig IP用戶讀寫時(shí)序》)。地址每次加8,數(shù)據(jù)每次加1。

如上圖紅框所示,連續(xù)寫數(shù)據(jù)。

如上圖紅框所示,app_rd_data_valid信號(hào)有效,讀出數(shù)據(jù)和寫入數(shù)據(jù)一致,仿真驗(yàn)證完成。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
關(guān)閉