Virtex-5 FXT平臺(tái)是唯一結(jié)合了業(yè)界標(biāo)準(zhǔn)的550MHz PowerPC® 440嵌入式處理器內(nèi)核、DSP和高速串行I/O功能的FPGA,其無(wú)與倫比的系統(tǒng)集成度可更好地支持通信、音頻視頻廣播、軍事和航空、工業(yè)、科學(xué)以及醫(yī)療市場(chǎng)中的高性能應(yīng)用。
筆者論述了在FPGA上的MIDI音樂(lè)數(shù)字式FM合成方法,設(shè)計(jì)并驗(yàn)證了合成方案,合成音樂(lè)的表現(xiàn)力有了本質(zhì)上的改善,達(dá)到了預(yù)期的效果。
本文討論影響CDMA手機(jī)LO的設(shè)計(jì)問(wèn)題,并利用PLL合成器來(lái)探討LO的性能、標(biāo)準(zhǔn)要求和設(shè)計(jì)方法。
本文基于Peregrine(派更)半導(dǎo)體公司的單片數(shù)字步進(jìn)衰減器(DSA,Digital Step Attenuator)產(chǎn)品系列,闡述了DSA通用設(shè)計(jì)方法、RF CMOS工藝以及這些器件的性能。
為采用8PSK調(diào)制支持2.75G EDGE標(biāo)準(zhǔn),手機(jī)設(shè)計(jì)工程師和芯片組供應(yīng)商面臨著新的挑戰(zhàn)。為滿足成本、功耗和制造工藝的需求,我們提出如下四種發(fā)送電路架構(gòu):極性反饋(Polar Feedback)“Lite”、極性反饋、極性開(kāi)環(huán)、直接調(diào)制(零差)。
分析了開(kāi)源SIP協(xié)議棧oSIP的運(yùn)行機(jī)制。在oSIP基礎(chǔ)上,設(shè)計(jì)實(shí)現(xiàn)了一個(gè)基于S3C2410A微處理器平臺(tái),使用WinCE操作系統(tǒng)的嵌入式SIP終端。
為滿足分布式單攝像機(jī)遠(yuǎn)距傳輸?shù)男枨?,加快?dāng)今數(shù)字化網(wǎng)絡(luò)化的現(xiàn)代化步伐,提出了創(chuàng)新的基于FIC8120(ARM-SoC)和PoE的全數(shù)字實(shí)時(shí)IP-Camera的實(shí)現(xiàn)方案,并詳細(xì)闡述了系統(tǒng)組成結(jié)構(gòu)及軟硬件設(shè)計(jì)。
在簡(jiǎn)要介紹了PECOS技術(shù)及其特點(diǎn)之后,結(jié)合嵌入式視頻監(jiān)控系統(tǒng)的基本需求,定義了嵌入式視頻監(jiān)控系統(tǒng)的主要組件。
本文利用LabVIEW軟件開(kāi)發(fā)出一套熱膨脹儀測(cè)試系統(tǒng),系統(tǒng)界面友好、操作簡(jiǎn)便、易于測(cè)量,并使用其強(qiáng)大的接口通訊功能,通過(guò)VISA通訊實(shí)現(xiàn)了信號(hào)的測(cè)量和數(shù)據(jù)的采集、分析處理、存儲(chǔ)和顯示。
本文將探討如何利用PWM數(shù)字技術(shù)來(lái)實(shí)現(xiàn)傳統(tǒng)模擬音頻設(shè)備的性能。