日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁(yè) > EDA > 電子設(shè)計(jì)自動(dòng)化
[導(dǎo)讀]0 引言  在數(shù)字系統(tǒng)設(shè)計(jì)中,根據(jù)不同的設(shè)計(jì)需要,經(jīng)常會(huì)遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有的還要求等占空比。在基于cpld(復(fù)雜可編程邏輯器件)的數(shù)字系統(tǒng)設(shè)計(jì)中,很容易實(shí)現(xiàn)由計(jì)數(shù)器或其級(jí)聯(lián)構(gòu)成各種形式的偶

0 引言

  在數(shù)字系統(tǒng)設(shè)計(jì)中,根據(jù)不同的設(shè)計(jì)需要,經(jīng)常會(huì)遇到偶數(shù)分頻、奇數(shù)分頻、半整數(shù)分頻等,有的還要求等占空比。在基于cpld(復(fù)雜可編程邏輯器件)的數(shù)字系統(tǒng)設(shè)計(jì)中,很容易實(shí)現(xiàn)由計(jì)數(shù)器或其級(jí)聯(lián)構(gòu)成各種形式的偶數(shù)分頻及非等占空比的奇數(shù)分頻,但對(duì)等占空比的奇數(shù)分頻及半整數(shù)分頻的實(shí)現(xiàn)較為困難。

  本文利用vhdl(甚高速集成電路硬件描述語(yǔ)言),通過(guò)quartus ⅱ 4.2開發(fā)平臺(tái),設(shè)計(jì)了一種能夠?qū)崿F(xiàn)等占空比的整數(shù)和近似等占空比的半整數(shù)分頻器,這種設(shè)計(jì)方法原理簡(jiǎn)單,而且只需很少的cpld邏輯宏單元。

  1 設(shè)計(jì)原理

  系統(tǒng)設(shè)計(jì)框圖如圖1所示。

 

  根據(jù)不同分頻系數(shù)設(shè)置適當(dāng)?shù)挠?jì)數(shù)器周期,每個(gè)計(jì)數(shù)值對(duì)應(yīng)輸入時(shí)鐘信號(hào)fi的一個(gè)周期,讓q0只在fi的上升沿及適當(dāng)?shù)挠?jì)數(shù)范圍內(nèi)產(chǎn)生高電平,最后將q0和q1進(jìn)行邏輯或操作,進(jìn)而得到所需的分頻信號(hào)fo。q1的作用是在奇數(shù)分頻中補(bǔ)足下降沿處半個(gè)時(shí)鐘周期,使其等占空比,以及在半整數(shù)分頻中,在時(shí)鐘下降沿處產(chǎn)生分頻信號(hào)的上升沿,以實(shí)現(xiàn)半整數(shù)分頻。

  下面介紹如何確定計(jì)數(shù)器周期以及q0、q1產(chǎn)生高電平輸出時(shí)各自的計(jì)數(shù)范圍。為敘述方便,現(xiàn)規(guī)定如下標(biāo)記:分頻系數(shù)為divide(max downto 0),其中max是分頻數(shù)對(duì)應(yīng)二進(jìn)制數(shù)的最高位,對(duì)于半整數(shù)分頻,最低位即第0位為小數(shù)位;q 0_count和q1_count分別為q0和q1產(chǎn)生高電平的計(jì)數(shù)范圍,并記divide(max downto 1)為a,divide(max downto 2)為b,divide(max downto 0)-1為c。

  1.1 偶數(shù)及奇數(shù)分頻

  計(jì)數(shù)器周期都為0到c。等占空比的偶數(shù)分頻很容易實(shí)現(xiàn),在此不加敘述。對(duì)奇數(shù)分頻,只需當(dāng)q0_count<a時(shí)q0輸出高電平,當(dāng)q1_count=a-1時(shí)q1輸出一個(gè)周期的高電平,其他情況下q0和q1都為低電平,然后把q0和q1邏輯或,所得的輸出fo就是所需的基數(shù)分頻時(shí)鐘信號(hào)。

  1.2 半整數(shù)分頻

  計(jì)數(shù)器周期為0到c。如果整數(shù)部分是偶數(shù),只需當(dāng)q0_count<b時(shí)q0輸出高電平,當(dāng)b≤q1_count<a+b時(shí)q1輸出高電平,其他情況下,q0和q1都為低電平;如果整數(shù)部分是奇數(shù),只需當(dāng)q0_coun≤b時(shí)q0輸出高電平,當(dāng)b≤q1_count≤a+b輸出高電平,其他情況下q0和q1都為低電平,然后把q0和q1邏輯或所得輸出f0即所需的半整數(shù)分頻時(shí)鐘信號(hào)。

  2 仿真結(jié)果及硬件電路測(cè)試

  根據(jù)上面的原理,利用quartus ⅱ 4.2開發(fā)的7分頻和7.5分頻的仿真波形如圖2和圖3所示。

 

  只要稍微修改程序,即可實(shí)現(xiàn)任意整數(shù)和半整數(shù)分頻。

  本設(shè)計(jì)在altera公司的epm7064slc84-10構(gòu)成的一個(gè)數(shù)據(jù)采集系統(tǒng)測(cè)試通過(guò),性能良好。

  3 結(jié)束語(yǔ)

  本分頻方法原理簡(jiǎn)單,具有一定的通用性,而且使用的cpld邏輯宏單元數(shù)較少,如在epm7064中,上面仿真的兩個(gè)分頻器均只用7個(gè)邏輯宏單元。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

摘要:基于DSP和CPLD設(shè)計(jì)了CAN一1553B網(wǎng)關(guān),選擇了1553B總線作為電機(jī)控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點(diǎn)之間的通信,采用CAN總線作為子系統(tǒng)總線,構(gòu)建基于CAN...

關(guān)鍵字: 電機(jī)控制網(wǎng)絡(luò) 1553B總線 CPLD

預(yù)處理階段測(cè)試設(shè)備狀態(tài);向DMA控制器的設(shè)備地址寄存器中送入設(shè)備號(hào),并啟動(dòng)設(shè)備;向主存地址計(jì)數(shù)器中送入欲交換數(shù)據(jù)的主存起始地址;向字計(jì)數(shù)器中送入欲交換的數(shù)據(jù)個(gè)數(shù) 。

關(guān)鍵字: DMA 預(yù)處理 計(jì)數(shù)器

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎(chǔ)上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關(guān)鍵字: FPGA ASIC CPLD

A/D轉(zhuǎn)換的基本原理在一系列選定的瞬間對(duì)模擬信號(hào)進(jìn)行取樣,然后再將這些取樣值轉(zhuǎn)換成輸出的數(shù)字量,并按一定的編碼形式給出轉(zhuǎn)換結(jié)果。整個(gè)A/D轉(zhuǎn)換過(guò)程大致可分為取樣、量化、編碼三個(gè)過(guò)程。取樣-保持電路取樣-保持電路的基本形式...

關(guān)鍵字: 轉(zhuǎn)換器 A/D A/D轉(zhuǎn)換器 計(jì)數(shù)器

來(lái)源:射頻百花譚規(guī)范很重要工作過(guò)的朋友肯定知道,公司里是很強(qiáng)調(diào)規(guī)范的,特別是對(duì)于大的設(shè)計(jì)(無(wú)論軟件還是硬件),不按照規(guī)范走幾乎是不可實(shí)現(xiàn)的。邏輯設(shè)計(jì)也是這樣:如果不按規(guī)范做的話,過(guò)一個(gè)月后調(diào)試時(shí)發(fā)現(xiàn)有錯(cuò),回頭再看自己寫的...

關(guān)鍵字: VERILOG 時(shí)鐘 計(jì)數(shù)器 仿真驗(yàn)證

時(shí)序邏輯電路其任一時(shí)刻的輸出不僅取決于該時(shí)刻的輸入,而且還與過(guò)去各時(shí)刻的輸入有關(guān)。常見的時(shí)序邏輯電路有觸發(fā)器、計(jì)數(shù)器、寄存器等。

關(guān)鍵字: 時(shí)序邏輯電路 寄存器 計(jì)數(shù)器

在制造工業(yè)中存在大量的開關(guān)量為主的開環(huán)的順序控制,它按照邏輯條件進(jìn)行順序動(dòng)作號(hào)按照時(shí)序動(dòng)作;另外還有與順序、時(shí)序無(wú)關(guān)的按照邏輯關(guān)系進(jìn)行連鎖保護(hù)動(dòng)作的控制;以及大量的開關(guān)量、脈沖量、計(jì)時(shí)、計(jì)數(shù)器、模擬量的越限報(bào)警等狀態(tài)量為...

關(guān)鍵字: PLC 計(jì)數(shù)器 脈沖量

根據(jù)高音喇叭的頻率范圍和低音喇叭的頻率范圍來(lái)選擇的,高低音喇叭單元組合時(shí),為了使他們工作時(shí)各負(fù)其責(zé);高音單元只發(fā)高音部分,低音單元只發(fā)低音部分,所以要加一個(gè)分頻器、選擇好分頻點(diǎn),使他們的交叉頻率變得比較平坦,這樣聲音在重...

關(guān)鍵字: 分頻器 喇叭

被動(dòng)分音器的元件組成:L/C/R,即L電感、C電容、R電阻,依照各元件對(duì)頻率分割的特性靈活運(yùn)用在分頻網(wǎng)路上。 L電感:其特性是阻擋較高頻率,只讓較低的頻率通過(guò),也就稱為“低通濾波器(Low Pass Filter)。通...

關(guān)鍵字: 分頻器 電阻電容電感

一個(gè)數(shù)字系統(tǒng)中往往需要多種頻率的時(shí)鐘脈沖作為驅(qū)動(dòng)源,這樣就需要對(duì)FPGA的系統(tǒng)時(shí)鐘(頻率較高)進(jìn)行分頻。比如在進(jìn)行流水燈、數(shù)碼管動(dòng)態(tài)掃描設(shè)計(jì)時(shí)不能直接使用系統(tǒng)時(shí)鐘(太快而肉眼無(wú)法識(shí)別),或者需要進(jìn)行通信時(shí),由于通信速度不...

關(guān)鍵字: 分頻器 電阻電容電感

電子設(shè)計(jì)自動(dòng)化

21405 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉