日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 通信技術(shù) > 通信技術(shù)
[導(dǎo)讀]應(yīng)用SRL16E來實現(xiàn)PN碼生成器的方法可以大大節(jié)省FPGA資源的占用量,并且由于SRL16E是被優(yōu)化設(shè)計的模塊,相較于傳統(tǒng)的方法可提高所設(shè)計PN碼生成器的效率。

引言

近年來,擴頻通信技術(shù)在移動通信、個人通信、室內(nèi)無線通信以及衛(wèi)星通信中得到越來越廣泛的應(yīng)用。對于DS-CDMA(Direct Sequence-Code Division Multiple Access,直接序列-碼分多址)移動通信系統(tǒng),因其具有較好的抗干擾性能而成為軍事通信、民用通信以及宇宙通信的一種重要的通信體制。擴頻通信的一項關(guān)鍵技術(shù)是擴頻信號的設(shè)計,以及對它的捕捉和跟蹤。在DS-CDMA移動通信中,也正是利用擴頻碼來實現(xiàn)用戶多址,從而使多用戶能同時共享同一頻帶進行通信。

在擴頻通信中,通常在偽隨機序列(Pseudo-random Noise,PN)的基礎(chǔ)上產(chǎn)生擴頻碼。然而,擴頻碼(PN序列)的生成一直是通信工程師最關(guān)心的問題之一。隨著FPGA(Field Programmable Gate Array,現(xiàn)場可編程邏輯門陣列)技術(shù)的發(fā)展,很多人采用FPGA來實現(xiàn)PN序列發(fā)生器。通常情況下應(yīng)用FPGA來實現(xiàn)PN碼生成器所采用的方法是利用觸發(fā)器及邏輯門來組成線性反饋移位寄存器,從而產(chǎn)生所需的PN序列。然而這種方法會占用大量的觸發(fā)器資源,不利于縮小芯片面積及制造成本。SRL16 E是Xilinx公司Virtex II等系列FPGA的Slice中的基本單元,應(yīng)用它來實現(xiàn)PN碼生成器可以大大降低FPGA中專用觸發(fā)器的使用量,從而減少FPGA片上面積的占用。

基本原理

PN碼生成器的核心是LFSR(Linear Feedback Shift Regisiter,線性反饋移位寄存器),LFSR序列共有(2N-1)種狀態(tài)(其中N為LFSR中寄存器的個數(shù)),寄存器中的數(shù)據(jù)在每個觸發(fā)時鐘周期右移一位。反饋由預(yù)先確定的寄存器引出,共同經(jīng)過異或邏輯后,加到LFSR的左端。通常寄存器的個數(shù)越多生成的PN序列的長度就越長,其中生成的最長的序列成為M序列。

要實現(xiàn)LFSR序列的填充,需要在LFSR的反饋路徑中加入一個多路復(fù)用器,利用這個多路復(fù)用器將實現(xiàn)期望的狀態(tài)加載進去。需要注意的是在用一個特定的序列來填充時必須事先知道合適新填充的第一位從LFSR中輸出。新的填充序列必須在相同的時鐘周期內(nèi)加載到LFSR中,并且新序列的第一位必須在并行加載完成后的第一個時鐘周期被移出。如圖1所示PN碼生成器的原理圖,共有17種寄存狀態(tài)。下面來看并行加載是如何實現(xiàn)的。如果一個并行加載發(fā)生在T=0時鐘周期,那么在T=17時鐘周期時,通過fillsel指示反饋加入。這時,移位寄存器包含反饋加入前的長度為17位原序列,這17位的原序列在反饋加入時并未受影響。在接下來的17個時鐘周期(即從T=17到T=0),原序列被移出,新的序列被移出,在T=0周期,新的序列移入完畢,反饋路徑被斷開,并在下一個時鐘周期開始驅(qū)動新序列的第一位。這樣,就如同新序列在一個單個的時鐘周期T=0被并行加載一樣。

圖1  PN碼生成器的原理圖

PN碼生成器的實現(xiàn)

SRL16E是一種基于查找表的移位寄存器,可以非常方便地配置成多個觸發(fā)器級聯(lián)輸出的形式,因此應(yīng)用SRL16E來實現(xiàn)PN序列,是非常高效的,并且能夠很大程度地減少FPGA資源的占用。原先SRL16E由于在配制時需要注冊而被認為比ASIC(Application Specific Integrated Circuit,特定用途集成電路)開銷更大。現(xiàn)在,它已成為FPGA中LUT(Look Up Table,查找表)配制模式的基本單元,可以非常方便地應(yīng)用。并且這些基本單元在設(shè)計中應(yīng)用得越多,那么設(shè)計所占用的專用觸發(fā)器資源就越少。如圖2所示為Xilinx公司Virtex II系列FPGA中的基本Slice結(jié)構(gòu)示意圖。

圖2  Virtex II中的Slice結(jié)構(gòu)示意圖


應(yīng)用SRL16E來實現(xiàn)LFSR時,一個Slice就可以生成一個16階的LFSR,而用觸發(fā)器來實現(xiàn)時,所用Slice的數(shù)量激增為16個。由此可見,應(yīng)用SRL16E可以大大降低FPGA資源的占用。

假設(shè)LFSR多項式為g(x)=1+x5+x17,即圖1所示的PN碼生成器,則應(yīng)用SRL16E來實現(xiàn)PN碼生成器的電路圖如圖3所示。

圖3  SRL 16E構(gòu)成PN碼生成器的電路圖

圖4為以SRL16E為基本單元,使用ISE軟件設(shè)計的PN碼生成器所得到的模塊圖。其中輸出pn_out_i對應(yīng)的LFSR多項式為:

圖4  PN碼生成器模塊圖

輸出pn_out_q對應(yīng)的LSFR多項式為:

對于圖4所示PN碼生成器,我們應(yīng)用ISE軟件內(nèi)嵌的XST(Xilinx Synthesis Technology)綜合工具對其進行綜合,得到的仿真波形如圖5所示。

圖5  PN碼生成器的XST仿真波形圖


根據(jù)ISE生成的綜合報告可得到圖4所示PN碼生成器僅僅占用4個Xilinx公司Virtex II系列FPGA的基本Slice單元,可見應(yīng)用SRL16E來設(shè)計PN碼生成器可以非常有效地節(jié)省FPGA資源。

結(jié)論

應(yīng)用SRL16E來實現(xiàn)PN碼生成器的方法可以大大節(jié)省FPGA資源的占用量,并且由于SRL16E是被優(yōu)化設(shè)計的模塊,相較于傳統(tǒng)的方法可提高所設(shè)計PN碼生成器的效率。同時,SRL16E還可以用來實現(xiàn)濾波器、除法器以及波形發(fā)生器等,在大的系統(tǒng)中,例如整個CDMA系統(tǒng),通過使用SRL16E可有效降低整個FPGA資源的占用量,從而使功耗及成本等得到進一步的降低。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

最近為什么越來越多的研究開始利用FPGA作為CNN加速器?FPGA與CNN的相遇究竟能帶來什么神奇效果呢?原來,F(xiàn)PGA擁有大量的可編程邏輯資源,相對于GPU,它的可重構(gòu)性以及高功耗能效比的優(yōu)點,是GPU無法比擬的;同時...

關(guān)鍵字: FPGA 可編程邏輯資源 GPU

FPGA的應(yīng)用領(lǐng)域包羅萬象,我們今天來看看在音樂科技領(lǐng)域及醫(yī)療照護的智能巧思。

關(guān)鍵字: FPGA 科技領(lǐng)域 智能

強大的產(chǎn)品可降低信號噪音并提高分辨率與動態(tài)

關(guān)鍵字: Spectrum儀器 數(shù)字化儀 FPGA

最近某項目采用以太網(wǎng)通信,實踐起來有些奇怪,好像設(shè)計成只能應(yīng)答某類計算機的ICMP(ping)命令, 某類計算機指的是Windows特定系統(tǒng),其他系統(tǒng)發(fā)送ping都不能正確識別。

關(guān)鍵字: 嵌入式Linux FPGA 協(xié)議

近兩年,國外廠商的FPGA芯片價格飆升,由于價格,貨期,出口管制等多方面因素的影響,很多公司都在尋找FPGA國產(chǎn)化替代方案。我工作中正在使用的幾款芯片也面臨停產(chǎn)的風(fēng)險,用一片少一片,了解到國產(chǎn)FPGA發(fā)展的也不錯,完全自...

關(guān)鍵字: FPGA 芯片 EDA

新型抗生素思福妥(ZAVICEFTA,注射用頭孢他啶阿維巴坦鈉2.5g)獲得國家藥品監(jiān)督管理局批準(zhǔn),用于治療3月齡及以上復(fù)雜性腹腔內(nèi)感染(cIAI)患兒,為cIAI兒童患者提供了一種新的治療選擇。此前,思福妥已于2019...

關(guān)鍵字: AI ICE VI 5G

本篇是FPGA之旅設(shè)計的第十二例,在前面的例程中,完成了DS18B20溫度傳感器數(shù)據(jù)的采集,并且將采集到的數(shù)據(jù)顯示在數(shù)碼管上。由于本例將對溫濕度傳感器DHT11進行采集,而且兩者的數(shù)據(jù)采集過程類似,所以可以參考一下前面的...

關(guān)鍵字: FPGA DS18B20溫度傳感器

這是FPGA之旅設(shè)計的第十三例啦,本例是一個綜合性的例程,基于OLED屏幕顯示,和DHT11溫濕度采集,將DHT11采集到的溫濕度顯示到OLED屏幕上。

關(guān)鍵字: FPGA OLED屏幕

第八例啦,本例將介紹如何通過FPGA采集DS18B20傳感器的溫度值。

關(guān)鍵字: FPGA DS18B20傳感器

這是FPGA之旅設(shè)計的第九例啦?。?!本例將介紹如何使用FPGA驅(qū)動OLED屏幕,并在接下來的幾例中,配合其它模塊,進行一些有趣的綜合實驗。由于使用的OLED屏是IIC接口的,對IIC接口不是很清楚的,可以參考第五例的設(shè)計...

關(guān)鍵字: FPGA OLED屏幕

通信技術(shù)

120766 篇文章

關(guān)注

發(fā)布文章

編輯精選

技術(shù)子站

關(guān)閉