日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]基于ARM嵌入式系統(tǒng)的PC/104總線設計

當前已經(jīng)進入嵌入式系統(tǒng)全面應用時代,基于ARM處理器和嵌入式Linux的嵌入式系統(tǒng)以其設計靈活、軟硬件可裁剪、性能優(yōu)越、成本低等特點和優(yōu)勢,倍受設計者和使用者青睞。

        其在低功耗、低成本應用領域確立了其市場領導地位;同時隨著x86架構(gòu)的不斷成熟和x86處理器的應用范圍越來越廣,人們逐步開始認識到其本身架構(gòu)的限制,在工業(yè)控制領域嵌入式ARM處理器將有望取代傳統(tǒng)的X86處理器。
  

        PCI04總線是一種近年來在國際上廣泛流行的專門為嵌入式系統(tǒng)而定義的工業(yè)控制總線,被IEEE協(xié)會定義為IEEE-P996,該系列產(chǎn)品已廣泛應用于通信設備、車輛導航、工程控制等各種領域。由于PC或PC/AT的主板和擴展卡的尺寸及功耗標準都太大,。ISA總線不能滿足嵌入式系統(tǒng)的發(fā)展的需要。PC/104作為從。ISA總線轉(zhuǎn)變而來的接口總線,主要是為了適應嵌入式系統(tǒng)發(fā)展的需要,但是這種早期的總線結(jié)構(gòu)是建立在Intel的x86架構(gòu)之上的,在ARM體系結(jié)構(gòu)下,還沒有一個統(tǒng)一的標準可以提供對PC/104總線的支持,因為ARM在體系架構(gòu)、總線時序、電氣性能等方面和x86都有很大的區(qū)別。本文將提出一種在ARM處理器上支持PC/104總線的解決方案。

  l 系統(tǒng)總體設計

  系統(tǒng)的工作原理:PC/104總線上的1/O和Memory各16 MB空間用nGCS2和nGCS3選通,分別映射到的S3C24lO存儲空間Bank2和Bank3的ROM/SRAM上。由于S3C24:10和CPLD在電平模式、制造工藝上都和PC/104總線標準有差異,故選用器件74LVHl62245做3.3~5 V電平轉(zhuǎn)換器Buffer的方式來調(diào)整電氣特性,進行TTL電平和LVTTL電平的轉(zhuǎn)換,并增強驅(qū)動能力。PC/104總線上的8個中斷請求信號IRQ[3:11]經(jīng)bairer直接連接到S3C:2410的EINT[O:7];將S3C2410地址線SAddr[1:23]通過Buffer直接連接到Pc/104總線的Addr[1:19]和LAddr[17:23],.Addr0由控制器給出,當總線為8位數(shù)據(jù)傳輸時有效。由于復雜可編程器件CPLD的集成度高,與專用集成電路相比,具有設計靈活、開發(fā)周期短、設計制造成本低、大大節(jié)省了硬件資源優(yōu)點,可選用他來做PC/104總線的控制器,主要是完成S3C2410讀寫時序向PC/104總線讀寫時序的轉(zhuǎn)換,對輸入控制信號譯碼,提供PC/104總線和S3C2410處理器的控制信號,同時產(chǎn)生PC/104所需要的時鐘信號。S3C2410數(shù)據(jù)總線D[O:15]經(jīng)CPLD輸出到Buffer(Buffer上的數(shù)據(jù)傳輸方向由控制信號Data dir控制),連接到PC/104的數(shù)據(jù)總線上。因此總線控制設計的關鍵是保證控制器CPLD的時序的正確。其原理框圖如圖1所示。

2 PC/104總線控制器的實現(xiàn)

  2.1 PC/104總線簡介

  PC/104模塊具有獨特的堆疊式總線擴展方式、體積小、功耗低、可靠性高等特點,由J1/P1,64針單列雙排插針或插孔,和J2/P2,40針單列雙排插針或插孔組成,總共104根總線信號,PCI04因此得名;標準模塊的機械尺寸是3.6X3.8 in,即96X90 lnln。當總線工作在16位的數(shù)據(jù)模式下,兒/P1和J2/P2引腳的信號都應有效,在8位數(shù)據(jù)模式下,只有J1/P1引腳信號有效,J2/P2上的信號無效。104個引腳的組成:20根地址線;7根鎖存地址線;16根數(shù)據(jù)線;11個中斷請求;32根控制線;14跟地和電源線;2個key;1個8 MHz的BCLK和1個14 MHz的OSC;總線的工作電壓為5 V。PC/104總線的I/O讀寫時序如圖2所示。

2.2 ARM$3C2410處理器簡介

  S3C2410是韓國三星電子公司的一款基入ARM920T內(nèi)核的16/32位RISC嵌入式處理器,主要面向手持設備及高性價比、低功耗的應用,最高工作頻率為203 MI-Iz。ARM920T核由ARM920TDMI、存儲管理單元(MMU)和高速緩存3部分組成。其中MMU可以管理虛擬內(nèi)存,高速緩存由獨立的16 kB地址和16 kB數(shù)據(jù)高速Cache組成,他支持嵌入式Linux,Windows ce等嵌入式操作系統(tǒng)。S3C2410將系統(tǒng)的存儲空間分成8組(Bank),每組的大小為128 M,共1 G。Bank0~Bank5的開始地址固定,用于ROM/SREM。Bank7的開始地址是Bank6的結(jié)束地址,靈活可變,其主要用于ROM/SRAM/SDRAM。S3C2410采用nGCS[7:0]8個通用的片選信號來選則這些組。讀寫時序圖如圖3所示。

2.3 PC/104總線控制器的設計

  本設計采用。Xilinx公司XC95144XL的CPLD,共144個引腳,其中可編程的引腳數(shù)117個,滿足PC/104總線控制器上輸入輸出控制信號數(shù)目的要求;器件正常工作電壓3.3 V,I/O端口的負載電流可達24 mA,延遲時間tpD=5 ns,工作頻率f=178 MHz,可與S3C2410的AHB總線的時鐘頻率HCLK匹配。VHDL是電子設計的主流硬件描述語言,具有很強的電路描述和建模的能力,從而大大簡化了硬件設計的任務,提高了設計的效率和可靠性,并在語言的易讀性和層次化結(jié)構(gòu)化設計方面,表現(xiàn)了強大的生命力和應用潛力。Max+PlusⅡ界面友好,使用便捷。因此選擇用VHDL語言編寫有限狀態(tài)機來實現(xiàn)PC/104總線控制器,通過Max+P1usⅡ開發(fā)工具進行邏輯波形驗證。

  2.3.1 控制器內(nèi)部狀態(tài)圖

  在PC/104總線的設計中,設計的重點是總線控制器的實現(xiàn),能否完成PC/104總線驅(qū)動,關鍵在于控制器能否正常運行。PC/104總線控制器的工作流程:控制器等待選通信號有效,如果nGCS有效則鎖存地址并保持ARM總線狀態(tài),然后進行讀寫操作判斷,最后把數(shù)據(jù)和相應得控制信號加在PC/104總線上,完成操作后釋放ARM總線。其狀態(tài)轉(zhuǎn)換圖如圖4所示。

2.3.2 I/o空間讀寫邏輯仿真波形

  本設計的有限狀態(tài)機采用VHDL語言設計,主要完成PC/104總線控制器的狀態(tài)圖轉(zhuǎn)換,從邏輯仿真波形上看:ARM讀操作時,n0E信號有效(低電平),從總線上讀人數(shù)據(jù),同時使總線控制信號有效;寫操作時,nWE信號有效(低電平),把數(shù)據(jù)直接寫到總線上,同時也使總線控制信號有效,圖5的仿真波形基本符合本設計的S3C24lO和PC/104總線讀寫時序要求。

  3嵌入式Linux下的驅(qū)動程序開發(fā)

  為了在Linux 2.6操作系統(tǒng)下實現(xiàn)本文所述的功能,必須為總線控制器提供一個驅(qū)動程序。在Linux中,所有的硬件設備都像常規(guī)文件一樣看待,他們可以使用和操作文件相同的,標準的系統(tǒng)調(diào)用進行打開、關閉和讀寫。用戶程序通過相應的系統(tǒng)調(diào)用來訪問硬件設備,設備驅(qū)動程序的作用正是為這些系統(tǒng)調(diào)用提供接口。為了能對PC/104總線上的地址空間進行隨機、連續(xù)訪問,把PC/104總線設計成塊設備。

設備驅(qū)動程序本質(zhì)上說就是一組相關函數(shù)的集合。在驅(qū)動程序模塊化編程中,首先需要調(diào)用入口函數(shù)im-modLde()完成設備驅(qū)動程序的初始化工作:利用函數(shù)

在系統(tǒng)中注冊和PC/104相關的幾個中斷,關聯(lián)中斷服務例程,并設置中斷等級;利用函數(shù)setexternal irq(int irq,int edge,int pulIup)設置中斷的觸發(fā)模式,和是否利用處理器的內(nèi)部上拉;其中最重要的一個工作就是向內(nèi)核注冊設備,調(diào)用函數(shù)

注冊成功后,該設備獲得系統(tǒng)分配的主設備號、自定義的次設備號,并建立起與文件系統(tǒng)的關聯(lián);在本應用中只需要定義write()、read()兩個文件操作,因此文件系統(tǒng)接口可定義為:

最后驅(qū)動程序卸載時調(diào)用出口函數(shù)Clearnup rood-ule(),通過函數(shù)

放相應的資源。

  4 結(jié) 語

  本文重點描述對PC/104控制器的設計,從滿足系統(tǒng)的時序要求出發(fā),采用CPLD器件和VHDL語言完成對PC/104總線上信號的驅(qū)動,同時在嵌入式Linux環(huán)境下編寫驅(qū)動程序,提供了一套完整的基于ARM嵌入式系統(tǒng)上實現(xiàn)PC/104總線的方案,該方案將在實踐應用中進一步驗證和完善。本文成功地把工業(yè)控制計算機技術(shù)中的嵌入式PC/104總線結(jié)構(gòu)在S3C2410處理器上實現(xiàn),該系統(tǒng)具有體積小、功耗低,克服了傳統(tǒng)PC機的缺點;采用CPLD通過VHDL語言實現(xiàn)PC/104總線控制器,縮短開發(fā)的成本和周期,提高了開發(fā)的靈活性。

本站聲明: 本文章由作者或相關機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: 驅(qū)動電源

在工業(yè)自動化蓬勃發(fā)展的當下,工業(yè)電機作為核心動力設備,其驅(qū)動電源的性能直接關系到整個系統(tǒng)的穩(wěn)定性和可靠性。其中,反電動勢抑制與過流保護是驅(qū)動電源設計中至關重要的兩個環(huán)節(jié),集成化方案的設計成為提升電機驅(qū)動性能的關鍵。

關鍵字: 工業(yè)電機 驅(qū)動電源

LED 驅(qū)動電源作為 LED 照明系統(tǒng)的 “心臟”,其穩(wěn)定性直接決定了整個照明設備的使用壽命。然而,在實際應用中,LED 驅(qū)動電源易損壞的問題卻十分常見,不僅增加了維護成本,還影響了用戶體驗。要解決這一問題,需從設計、生...

關鍵字: 驅(qū)動電源 照明系統(tǒng) 散熱

根據(jù)LED驅(qū)動電源的公式,電感內(nèi)電流波動大小和電感值成反比,輸出紋波和輸出電容值成反比。所以加大電感值和輸出電容值可以減小紋波。

關鍵字: LED 設計 驅(qū)動電源

電動汽車(EV)作為新能源汽車的重要代表,正逐漸成為全球汽車產(chǎn)業(yè)的重要發(fā)展方向。電動汽車的核心技術(shù)之一是電機驅(qū)動控制系統(tǒng),而絕緣柵雙極型晶體管(IGBT)作為電機驅(qū)動系統(tǒng)中的關鍵元件,其性能直接影響到電動汽車的動力性能和...

關鍵字: 電動汽車 新能源 驅(qū)動電源

在現(xiàn)代城市建設中,街道及停車場照明作為基礎設施的重要組成部分,其質(zhì)量和效率直接關系到城市的公共安全、居民生活質(zhì)量和能源利用效率。隨著科技的進步,高亮度白光發(fā)光二極管(LED)因其獨特的優(yōu)勢逐漸取代傳統(tǒng)光源,成為大功率區(qū)域...

關鍵字: 發(fā)光二極管 驅(qū)動電源 LED

LED通用照明設計工程師會遇到許多挑戰(zhàn),如功率密度、功率因數(shù)校正(PFC)、空間受限和可靠性等。

關鍵字: LED 驅(qū)動電源 功率因數(shù)校正

在LED照明技術(shù)日益普及的今天,LED驅(qū)動電源的電磁干擾(EMI)問題成為了一個不可忽視的挑戰(zhàn)。電磁干擾不僅會影響LED燈具的正常工作,還可能對周圍電子設備造成不利影響,甚至引發(fā)系統(tǒng)故障。因此,采取有效的硬件措施來解決L...

關鍵字: LED照明技術(shù) 電磁干擾 驅(qū)動電源

開關電源具有效率高的特性,而且開關電源的變壓器體積比串聯(lián)穩(wěn)壓型電源的要小得多,電源電路比較整潔,整機重量也有所下降,所以,現(xiàn)在的LED驅(qū)動電源

關鍵字: LED 驅(qū)動電源 開關電源

LED驅(qū)動電源是把電源供應轉(zhuǎn)換為特定的電壓電流以驅(qū)動LED發(fā)光的電壓轉(zhuǎn)換器,通常情況下:LED驅(qū)動電源的輸入包括高壓工頻交流(即市電)、低壓直流、高壓直流、低壓高頻交流(如電子變壓器的輸出)等。

關鍵字: LED 隧道燈 驅(qū)動電源
關閉