本文中,小編將對恩智浦FXLS8471Q 運動傳感器予以介紹,如果你想對它的詳細情況有所認識,或者想要增進對它的了解程度,不妨請看以下內(nèi)容哦。
FXLS8471Q 是一款小型、低功耗、3 軸、線性加速度計,采用 3 mm x 3 mm x 1 mm QFN 封裝。 FXLS8471Q 具有 ±2 g/±4 g/±8 g 的動態(tài)可選加速度滿量程范圍和 14 位分辨率。 輸出數(shù)據(jù)速率 (ODR) 可編程,范圍為 1.563 Hz 至 800 Hz。 提供 I2C 和 SPI 串行數(shù)字接口以及多個用戶可編程事件檢測功能,可用于通過卸載主機處理器來降低整體系統(tǒng)功耗。 FXLS8471Q 保證在 –40 °C 至 +105 °C 的擴展溫度范圍內(nèi)運行。
FXLS8471Q 的特征包括:
· 1.95 V至3.6 V電源電壓
· 1.6 V至3.6 V接口電壓
· 加速度全量程動態(tài)可選:±2g/±4g/±8g
· 輸出數(shù)據(jù)頻率(ODR)范圍:1.56 Hz至800 Hz
· 小于150 μg/√Hz的低噪聲
·可實現(xiàn)14位分辨率的加速度測量
· 嵌入式可編程加速度事件函數(shù):自由落體與運動檢測、瞬態(tài)檢測、矢量幅度變化檢測、脈沖和點觸檢測(單擊和雙擊)、方向檢測(縱向/橫向)。
在電氣連接方面,器件電源通過 VDD 引腳提供。 電源去耦電容器(100 nF 陶瓷電容和 4.7 μF 大容量電容)應盡可能靠近器件的引腳 14。 數(shù)字接口電源電壓 (VDDIO) 應使用 100 nF 陶瓷電容器去耦,該電容器盡可能靠近器件的引腳 1。 數(shù)字控制信號 SCL、SDA、SA0、SA1 和 RST 不能承受超過 VDDIO + 0.3 V 的電壓。如果移除 VDDIO,這些引腳將通過其內(nèi)部 ESD 保護二極管鉗位任何邏輯信號。用戶可通過 I2C/SPI 接口對兩個中斷引腳(INT1 和 INT2)的功能和時序進行編程。 SDA 和 SCL I2C 連接是開漏的,因此需要一個上拉電阻。INT1 和 INT2 引腳也可以配置為開漏操作。 如果它們被配置為開漏,則需要外部上拉電阻。
在I2C操作方面,有兩個與 I2C 總線相關的信號:串行時鐘線 (SCL) 和串行數(shù)據(jù)線 (SDA)。 后者是一條雙向線路,用于向/從接口發(fā)送和接收數(shù)據(jù)。 SDA 和 SCL 需要連接到 VDDIO 的外部上拉電阻。 當公共汽車空閑時,兩條線路都很高。 I2C 接口符合快速模式 (400 kHz) 和正常模式 (100 kHz) I2C 標準。 可以在高于 400 kHz 的頻率下運行,但取決于幾個因素,包括上拉電阻值和總總線電容(走線 + 器件電容)??偩€上的事務通過啟動條件 (ST) 信號啟動,該信號定義為 SCL 線保持高電平時數(shù)據(jù)線上的高電平到低電平轉換。 在主機發(fā)送 ST 信號后,總線被認為是繁忙的。 傳輸?shù)南乱粋€字節(jié)的前七位包含從機地址,第八位,讀/寫位,指示主機是從從機接收數(shù)據(jù)還是向從機發(fā)送數(shù)據(jù)。 發(fā)送地址時,系統(tǒng)中的每個設備都會將 ST 條件后的前七位與其自己的地址進行比較。 如果它們匹配,則設備認為自己由主設備尋址。 從地址字節(jié)(以及每個后續(xù)字節(jié))之后的第 9 個時鐘脈沖是確認 (ACK)。 發(fā)送器必須在 ACK 期間釋放 SDA 線。 然后接收器必須將數(shù)據(jù)線拉低,以便在確認時鐘周期的高電平期間保持穩(wěn)定的低電平。
每次傳輸?shù)淖止?jié)數(shù)是無限的。 如果接收器在執(zhí)行某些其他功能之前無法接收另一個完整字節(jié)的數(shù)據(jù),則它可以將時鐘線 SCL 保持為低電平以強制發(fā)送器進入等待狀態(tài)。 只有當接收器準備好接收另一個字節(jié)并釋放數(shù)據(jù)線時,數(shù)據(jù)傳輸才會繼續(xù)。 這種延遲動作稱為時鐘延長。 并非所有接收器設備都支持時鐘延長。 并非所有主設備都能識別時鐘延長。 該設備不使用時鐘延長。
SCL 線為高時 SDA 線上的低到高轉換被定義為停止條件 (SP) 信號。 寫入或突發(fā)寫入總是由主機發(fā)出 SP 信號終止。 主機應通過在協(xié)議中的適當時間不確認字節(jié)來正確終止讀取。 主機還可以在傳輸期間發(fā)出重復啟動信號 (SR)。
最后,小編誠心感謝大家的閱讀。你們的每一次閱讀,對小編來說都是莫大的鼓勵和鼓舞。最后的最后,祝大家有個精彩的一天。





