賽靈思同時推出六大領域優(yōu)化開發(fā)套件 大幅提升片上系統(tǒng)設計效率與創(chuàng)新
Virtex-6 FPGA 與 Spartan-6 FPGA 套件以及配套的ISE 設計套件 11.4 共同助力開發(fā)人員專注產(chǎn)品差異化競爭優(yōu)勢,縮短開發(fā)時間
問:賽靈思今天宣布了什么消息?
賽靈思今天宣布了四款開發(fā)套件的細節(jié)。這四款開發(fā)套件將啟動 Virtex-6 和Spartan-6 FPGA 系列的目標設計平臺戰(zhàn)略“領域?qū)S谩奔壴O計。繼 6 月宣布推出評估基礎套件之后,領域套件將滿足連接、嵌入式和 DSP 應用需求。
問:新套件何時開始供貨?
客戶現(xiàn)在即可預定連接和嵌入式開發(fā)套件,這兩個套件明年 1 月開始供貨。DSP 開發(fā)套件預計明年 1 月可接受預訂,并于 2 月開始供貨。
問:ISE 設計套件有沒有推出新版?
有。ISE 設計套件 11.4 就是最新推出的版本。該最新版套件可支持針對 Spartan-6 和 Virtex-6 FPGA 的新IP 核和開發(fā)套件,還增加了對Spartan-6 系列-4速級和LX4,以及 Virtex-6 與 Spartan-6 低功耗器件的支持。該套件同時還支持Virtex-6 FPGA HXT -3速級,以及面向多種應用的 IP 核的支持。最新的嵌入式、DSP 與連接套件以及開發(fā)板均可受益于11.4版本的增強特性,提供開發(fā)流程、設計向?qū)?、設備驅(qū)動程序和集成支持等。
問:什么是目標設計平臺?它與貴公司隨 Virtex®-5 FPGA 系列推出的針對領域優(yōu)化的 FPGA 平臺有何不同?
“目標設計平臺”是賽靈思的專用術語,是指針對客戶成功開展設計工作所需的五個重要組件的整合: • FPGA 器件 • 知識產(chǎn)權(quán)(IP) 核 • 提供經(jīng)業(yè)界實踐檢驗的設計環(huán)境 • 穩(wěn)健可靠的參考設計 • 可擴展的開發(fā)板和套件 ,利用賽靈思的 FPGA,賽靈思或第三方都可推出上述有關組件。
“FPGA 平臺”作為賽靈思的專用術語,是指一系列專為滿足某些應用領域需求(如 DSP、連接和嵌入式處理等)而優(yōu)化的 FPGA 器件。例如,Virtex-6 SXT FPGA 平臺就是針對 DSP 設計進行了優(yōu)化。
問:目標設計平臺與賽靈思過去提供的開發(fā)套件有何不同? 賽靈思和第三方廠商一直在不斷推出各種開發(fā)板、芯片、工具、IP和參考設計。不過,隨著市場環(huán)境和客戶需求的不斷發(fā)展變化,近年來我們?nèi)找鎻娏业匾庾R到,我們需要一種更系統(tǒng)、更高效的方法來為客戶提供基礎開發(fā)產(chǎn)品??蛻粢恢毕M@得更完整的設計解決方案。
賽靈思的目標設計平臺相對前代產(chǎn)品而言進行了一系列的修改和特性增強,大幅提高了可行性和可用性。這些平臺化的變化主要涵蓋六大領域: • 設計環(huán)境增強——隨著今年 4 月 ISE 設計套件 11的推出,提出了新的面向特定設計人員的設計方法。 • 可插接 IP 創(chuàng)建——指客戶無需廠商的大量支持,便可輕松使用 IP。 • 目標參考設計——參考設計的構(gòu)建包括專用 IP 組件,確保在 FPGA 器件系列中可以直接使用(經(jīng)過全面驗證和確認),而且在整個產(chǎn)品生命周期內(nèi)都能得到支持,滿足特定領域的需求。 • 可擴展的統(tǒng)一開發(fā)板和套件策略——Virtex-6 和 Spartan-6 系列標志著新的統(tǒng)一開發(fā)板設計策略的推出,可幫助賽靈思及其生態(tài)合作伙伴高效推出一套可協(xié)同使用的標準化基礎板。 • 生態(tài)系統(tǒng)的擴展——為了促進生態(tài)系統(tǒng)中不同產(chǎn)品在設計平臺中的集成,賽靈思正將此前的封閉式平臺設計方法轉(zhuǎn)變?yōu)殚_放式平臺設計方法。 • 設計服務——賽靈思工程服務包括賽靈思設計服務、鈦金級特種工程服務以及QuickStart! 賽靈思設計服務支持目標設計平臺方法。
Virtex-6 和 Spartan-6 FPGA
問:Spartan-6 和 Virtex-6 FPGA 的出貨情況如何? 賽靈思于今年2 月和3月分別向客戶提供了首批 Spartan-6和Virtex-6系列器件樣品。這兩大 FPGA 系列產(chǎn)品都將于 2010 年第一季度投入生產(chǎn)。
問:最新 FPGA 系列支持哪些應用和終端市場? Virtex-6 FPGA 系列采用賽靈思 ASMBL 架構(gòu),實現(xiàn)了各種資源的優(yōu)化組合,可滿足高強度計算基礎設施應用(如當前和下一代無線電以及基帶處理)中常見的高性能數(shù)字信號處理要求。有線電信和數(shù)據(jù)通訊路由器、交換機、橋接器和聚合器不僅要求高速可編程性,而且還要求能夠?qū)⒃O計方案分區(qū)為多個時鐘域,并可通過高速串行收發(fā)器技術以專有技術或標準接口協(xié)議進行數(shù)據(jù)路由。
Spartan-6 FPGA 系列為眾多成本敏感型應用提供了最佳系統(tǒng)集成功能。該系列包括 11 款不同產(chǎn)品,提供了從 4K 到 150K 的不同邏輯單元密度,相對于其它可選的大批量 FPGA平臺而言可將功耗減半,實現(xiàn)更快更多連接,而且大大提高了易用性。賽靈思將推出適用于汽車、消費及工業(yè)等領域的全功能特定市場Spartan-6 FPGA 平臺。所有設計都將充分發(fā)揮 Spartan-6 FPGA 平臺的獨特功能。
問:最新 FPGA 系列能給客戶帶來哪些重要優(yōu)勢? Virtex-6 和 Spartan-6 FPGA 系列均采用了創(chuàng)新技術來管理靜態(tài)和動態(tài)功耗,與前代系列產(chǎn)品相比可將功耗降低 65% 以上。設計人員不僅能控制功耗,同時還能靈活地滿足性能和密度要求。
40nm/45nm 架構(gòu)結(jié)合了硬 IP 和可編程性的優(yōu)勢,可提高系統(tǒng)組件的集成度,進而有助于降低系統(tǒng)的成本和復雜度。設計人員可通過內(nèi)置串行收發(fā)器功能在系統(tǒng)中構(gòu)建高速連接,不管是通過背板、光纖、銅線還是芯片間傳輸,都能將系統(tǒng)整合在一起。
為了提高設計工作效率,賽靈思設計的 Virtex-6 和 Spartan-6 系列允許設計人員從前代Virtex和Spartan產(chǎn)品中移植設計方案,而且還為其提供了 100 多種 IP 核和參考設計選擇。
問:GTX、GTP 和 GTH 收發(fā)器的功能如何? Virtex-6 FPGA GTX 收發(fā)器采用與業(yè)經(jīng)驗證的 Virtex-5 FPGA GTX 收發(fā)器相同的架構(gòu),同時在某些關鍵方面進行增強和增補。GTX 收發(fā)器的數(shù)據(jù)傳輸速率為150Mbps-6.5Gbps,側(cè)重于性能和易用性的提高,旨在滿足嚴格的 CEI-6 抖動規(guī)范要求。該收發(fā)器針對出色的信號完整性進行了優(yōu)化,集成了判定反饋均衡器(DFE),此外還支持線性 EQ 和發(fā)送器預加重。GTX 收發(fā)器在時鐘方面提供了極大的靈活性,能夠支持發(fā)送器和接收器之間的獨立數(shù)據(jù)速度。GTX 集成了 64b/66b和 64b/67b 變速箱,可簡化高線速設計,從而在設計實施過程中減少成千上萬個邏輯單元。 [!--empirenews.page--]
Spartan-6 FPGA GTP 收發(fā)器也采用與業(yè)經(jīng)驗證的 Virtex-5 FPGA GTX 收發(fā)器相同的架構(gòu)。GTP 收發(fā)器支持 614Mbps 和 3.2Gbps 之間的主要協(xié)議標準。GTP 收發(fā)器采用接收器線性均衡和發(fā)送器預加重電路,并內(nèi)置了對 PCI Express 和 SATA 所需的帶外信號發(fā)送方案的支持。
Virtex-6 FPGA GTH 收發(fā)器的數(shù)據(jù)速率高達 11.4Gbps,旨在滿足 40G 和 100G 系統(tǒng)不斷發(fā)展的高帶寬需求。
問:支持哪些高速串行協(xié)議?
Virtex-6 FPGA GTX 收發(fā)器支持 150 Mbps-6.5Gbps 范圍內(nèi)的所有主要協(xié)議,其中包括千兆以太網(wǎng)、PCI Express Gen1 和 Gen2、XAUI、Serial Rapid IO、CPRI、OBSAI、HD-SDI、OC-48、OTU1 和 CEI-6 等。
Spartan-6 FPGA GTP 收發(fā)器支持數(shù)據(jù)速率高達 3.125Gbps 的主要協(xié)議,主要包括千兆以太網(wǎng)、PCI Express Gen1、XAUI、Displayport、CPRI 和 OBSAI 等。





