軟件可靠性測試是當前軟件技術(shù)領(lǐng)域中一個比較熱門的話題,軟件可靠性對整個系統(tǒng)可靠性的影響越來越大,尤其對于航空類系統(tǒng)軟件來說,軟件故障往往是導致系統(tǒng)失敗的主要原因之一。采用模擬被測目標軟件實際運行環(huán)境對
一、引言 作為Soc(System On Chip)的典型應用,和持電話、機頂盒、數(shù)碼像機、GPS、個為數(shù)字助理以及因特網(wǎng)設(shè)備等產(chǎn)品的市場需求越來越大。目前,基于ARM的處理器以其高速度、低功耗等諸多優(yōu)異的性能而成為上述各
ARM內(nèi)核處理器介紹
標簽:CAE工具計算機輔助工程(CAE)軟件工具需要花點時間才能熟練使用,但通過預測不同工作條件對電路或系統(tǒng)的影響,這些軟件工具能夠在產(chǎn)品設(shè)計周期中節(jié)省大量時間。這些工具在射頻/微波設(shè)計領(lǐng)域中已經(jīng)不是什么新生事
全球無線網(wǎng)絡(luò)、服務及設(shè)備測試領(lǐng)域的領(lǐng)導者思博倫通信今天宣布,中國電信研究院(CATR)旗下領(lǐng)先的無線測試及認證機構(gòu)–中國泰爾實驗室(CTTL)已經(jīng)選擇思博倫VR5HD空間信道仿真器,用以推動其TD-LTE設(shè)備測試環(huán)境的
1 概 述 SST89C54/58(簡稱89C54/58)是美國SST公司推出的多用途51系列單片機,片內(nèi)集成了20 kB/36 kB的SuperFlashE‘’PROM程序存儲器,分為BLOCK0(16kB/32kB)和BLOCKl(4kB)兩塊。其中,BLOCK
對微處理器、圖形芯片或復雜設(shè)計的仿真通常要求降低目標系統(tǒng)的速度,因為即使快速FPGA也可能跟不上高速目標系統(tǒng)的速度,本文介紹一種基于速度匹配軟件的網(wǎng)絡(luò)芯片仿真方法,并指出采用這種新技術(shù)需要注意的事項,值得
調(diào)試嵌入式應用有很多種方法。設(shè)計者利用包含電路內(nèi)置仿真器(in-circuit emulator,ICE)和電路內(nèi)置調(diào)試器(in-circuit debugger,ICD)的調(diào)試工具可以快速構(gòu)建出系統(tǒng)原型,幫助設(shè)計者在建立原型階段和最終測試階段
調(diào)試嵌入式應用有很多種方法。設(shè)計者利用包含電路內(nèi)置仿真器(in-circuit emulator,ICE)和電路內(nèi)置調(diào)試器(in-circuit debugger,ICD)的調(diào)試工具可以快速構(gòu)建出系統(tǒng)原型,幫助設(shè)計者在建立原型階段和最終測試階段查找
WiFi和蜂窩會聚在單個手機中,使得用一個標準、一個網(wǎng)絡(luò)和一個裝置可以在室內(nèi)和室外接入語音和數(shù)據(jù)。大多數(shù)蜂窩電話制造商,包括Nokia和Motorola,正在推出支持蜂窩和WiFi接口的雙模手機。預計2009年將有4億部WiFi使能手
現(xiàn)代通信隨著ADSL商用化程度的日漸提高,測試重點已從嚴格的一致性(Conformance)測試轉(zhuǎn)向了互通性(Interoperability)測試。 DSL論壇的TR-048和TR-067互通性測試規(guī)范是目前業(yè)界通用的兩套測試標準,以保證由不同生產(chǎn)
對任何LTE設(shè)備制造商來說,確保產(chǎn)品符合3GPP標準的要求非常重要,例如TS36.141基站一致性測試和TS36.521 UE一致性規(guī)范射頻傳輸與接收。然而,基于這些標準高效準確地呈現(xiàn)諸如OFDM、MIMO和Layer1/2/3等通用射頻發(fā)射特
基于MCU內(nèi)部Flash的在線仿真器設(shè)計方案
短短幾年間,移動數(shù)據(jù)業(yè)務就已從開始時的緩慢不堪以致沒法實用,發(fā)展到現(xiàn)今如像Wi–Fi一樣好用。隨著消費者和商業(yè)應用開發(fā)者急于找到能利用改進的移動數(shù)據(jù)服務所需的方法,技術(shù)專家也在努力提供更新、更快、更強
威爾遜維爾,俄勒岡州,2012年1月24日— 作為高性能系統(tǒng)驗證解決方案的領(lǐng)導者,Mentor Graphics Corp今天宣布,革新的定制邏輯解決方案領(lǐng)導者Altera公司已經(jīng)采用Veloce ®仿真器平臺,以實現(xiàn)針對其下一代
0 引言隨著半導體工藝的迅速發(fā)展,嵌入式處理器和DSP的設(shè)計越來越復雜,其開發(fā)調(diào)試工作也日趨重要,因此處理器平臺提供強大的調(diào)試系統(tǒng)已成為設(shè)計中必不可少的一部分。嵌入式處理器調(diào)試系統(tǒng)使用硬件仿真器將調(diào)試軟件與
當電子工程師也是十余年了,不算有出息,環(huán)顧四周,也沒有看見幾個有出息的!回顧工程師生涯,感慨萬千,愿意講幾句掏心窩子的話,也算給咱們師弟師妹們提個醒,希望他們比咱們強!【1】多交社會三教九流的朋友!不要
轉(zhuǎn)載:一個電子工程師的工作感悟
1、引言 4、DSP/BIOS 應用及實時性分析 4.1 DSP/ BIOS的分析特性: 程序跟蹤:顯示寫入目標日志的事件并在程序執(zhí)行過程忠反映動態(tài)控制流程。 性能監(jiān)控:跟蹤、統(tǒng)計目標板資源的使用情況?! ∥募鳎簩?/p>
基于JTAG仿真器的DSP中斷檢測處理技術(shù)方案設(shè)計