摘要:介紹了采用三次樣條曲線插值方法對(duì)稱重儀表的非線性誤差進(jìn)行修正的方法,該修正方法對(duì)于線性誤差較大的傳感器有很好的補(bǔ)償效果,在某些測(cè)量精度較高的場(chǎng)合采用三次樣條曲線插值可以獲得比流行的多段折線線性補(bǔ)
1 I2C總線概述I2C(Intel-Integrated Circuit)總線是荷蘭的Philips公司于八十年代初推出的一種芯片間串行總線擴(kuò)展技術(shù)。它用兩根線(數(shù)據(jù)線SDA、時(shí)鐘線SCL)可完成總線上主機(jī)與器件的全雙工同步數(shù)據(jù)傳送,可極方便
摘要:在FPGA芯片內(nèi)部產(chǎn)生一個(gè)占空比可調(diào)的方波發(fā)生器,通過內(nèi)置SOPC對(duì)占空比進(jìn)行控制。輸出兩路方波波形通過低通濾波器,得到幅度可控的直流信號(hào)用于控制示波器上X軸和Y軸的位置。預(yù)設(shè)小球軌跡從而對(duì)小球的拋射軌跡
氧化銦錫(ITO)基板前處理(1)ITO表面平整度ITO目前已廣泛應(yīng)用在商業(yè)化的顯示器面板制造,其具有高透射率、低電阻率及高功函數(shù)等優(yōu)點(diǎn)。一般而言,利用射頻濺鍍法(RF sputtering)所制造的ITO,易受工藝控制因素不良而導(dǎo)
摘要:在FPGA芯片內(nèi)部產(chǎn)生一個(gè)占空比可調(diào)的方波發(fā)生器,通過內(nèi)置SOPC對(duì)占空比進(jìn)行控制。輸出兩路方波波形通過低通濾波器,得到幅度可控的直流信號(hào)用于控制示波器上X軸和Y軸的位置。預(yù)設(shè)小球軌跡從而對(duì)小球的拋射軌跡
基于SOPC的乒乓球游戲設(shè)計(jì)
氧化銦錫(ITO)基板前處理(1)ITO表面平整度ITO目前已廣泛應(yīng)用在商業(yè)化的顯示器面板制造,其具有高透射率、低電阻率及高功函數(shù)等優(yōu)點(diǎn)。一般而言,利用射頻濺鍍法(RF sputtering)所制造的ITO,易受工藝控制因素不良而導(dǎo)
解析在U-Boot中實(shí)現(xiàn)對(duì)Yaffs鏡像的支持設(shè)計(jì)
解析在U-Boot中實(shí)現(xiàn)對(duì)Yaffs鏡像的支持設(shè)計(jì)
解析在U-Boot中實(shí)現(xiàn)對(duì)Yaffs鏡像的支持設(shè)計(jì)
引 言DSP(digital signal processor)是一種獨(dú)特的微處理器,是以數(shù)字信號(hào)來處理大量信息的器件。其工作原理是接收模擬信號(hào),轉(zhuǎn)換為0或1的數(shù)字信號(hào)。再對(duì)數(shù)字信號(hào)進(jìn)行修改、刪除、強(qiáng)化,并在其他系統(tǒng)芯片中把數(shù)字?jǐn)?shù)
一種C/C++程序優(yōu)化技術(shù)的實(shí)現(xiàn)
摘要: 以中文液晶顯示模塊CM320240-7為例, 給出了使用LCD顯示模塊CM320240-7來實(shí)現(xiàn)文本、圖形和實(shí)時(shí)曲線顯示的系統(tǒng)設(shè)計(jì)方法。0 引言為了提高顯示程序的可讀性和可維護(hù)性, 軟件程序通常采用C語言來編寫。從總體上說
摘要: 以中文液晶顯示模塊CM320240-7為例, 給出了使用LCD顯示模塊CM320240-7來實(shí)現(xiàn)文本、圖形和實(shí)時(shí)曲線顯示的系統(tǒng)設(shè)計(jì)方法。0 引言為了提高顯示程序的可讀性和可維護(hù)性, 軟件程序通常采用C語言來編寫。從總體上說
0引言 正交頻分復(fù)用(OFDM)是一種多載波調(diào)制方式,其基本思想是把高速率的信源信息流通過串并變換后,變換成N路低速率的并行數(shù)據(jù)流,然后將這N路數(shù)據(jù)流分別調(diào)制到N個(gè)相互正交的子載波上并行傳輸?shù)募夹g(shù)。由于OFDM具
快速精確的反正弦函數(shù)運(yùn)算在現(xiàn)代工程中應(yīng)用廣泛。為了提高反正弦函數(shù)的精度和計(jì)算能力, 研究了基于CORD IC算法的反正弦函數(shù)運(yùn)算器的FPGA 實(shí)現(xiàn), 并通過改進(jìn)算法減小了誤差, 使誤差精度達(dá)到10--4 數(shù)量級(jí)。并在X ili
一個(gè)新產(chǎn)品歷經(jīng)3-4年終于推出,出貨每季增加,大家皆大歡喜。不想碰上一個(gè)Y國的刁鉆客戶,硬是測(cè)出可能若干天中有個(gè)短時(shí)的遲滯,雖然不影響正常工作。由于該客戶過于重要,系統(tǒng)集成廠家以不解決就中斷定貨威脅,于是從
一種浮點(diǎn)反正切函數(shù)的FPGA設(shè)計(jì)和實(shí)現(xiàn)
基于μC/OSⅡ的實(shí)時(shí)任務(wù)模型設(shè)計(jì)
摘要:傳統(tǒng)的光纖端面缺陷檢測(cè)用的是人工檢測(cè)方式,這種檢測(cè)方式效率很低,檢測(cè)結(jié)果的主觀性很強(qiáng)。對(duì)光纖端面缺陷使用機(jī)器視覺檢測(cè),能極大地提高檢測(cè)效率和檢測(cè)準(zhǔn)確性。首先將采集到的圖像通過圖像處理二值化,接著