隨著Internet的迅猛發(fā)展和各種無線業(yè)務(wù)需求的增加,目前以承載單一話音業(yè)務(wù)為主的無線通信網(wǎng)已經(jīng)越來越不適應(yīng)人們的需要,所以,以大容量、高數(shù)據(jù)率和承載多媒體業(yè)務(wù)為目的的第三代移動(dòng)通信系統(tǒng)(IMT-2000)成為無線通信的發(fā)展方向。
介紹3-DES算法的概要;以Xilinx公司SPARTANII結(jié)構(gòu)的XC2S100為例,闡述用FPGA高速實(shí)現(xiàn)3-DES算法的設(shè)計(jì)要點(diǎn)及關(guān)鍵部分的設(shè)計(jì)。
本文提出了一種使用FPGA 實(shí)現(xiàn)誤碼率測(cè)試的設(shè)計(jì)及實(shí)現(xiàn)方法。該設(shè)計(jì)可通過FPGA 內(nèi)建的異步串行接口向主控計(jì)算機(jī)傳遞誤碼信息,也可以通過數(shù)碼管實(shí)時(shí)顯示一段時(shí)間內(nèi)的誤碼率。文章先介紹了系統(tǒng)構(gòu)成和工作流程,然后重點(diǎn)分析了關(guān)鍵技術(shù)的實(shí)現(xiàn)。
在設(shè)計(jì)大型FPGA信號(hào)處理系統(tǒng)時(shí),設(shè)計(jì)師往往需要很長(zhǎng)的仿真時(shí)間。FPGA設(shè)計(jì)工具(例如賽靈思的System Generator for DSP)通過提供穩(wěn)固的硬件在環(huán)路(hardware-in-the-loop)接口,允許用戶直接利用FPGA硬件進(jìn)行設(shè)計(jì)仿真,從而解決仿真時(shí)間過長(zhǎng)的問題。這些接口允許用戶利用硬件進(jìn)行部分設(shè)計(jì)仿真,從而在相當(dāng)程度上加快了仿真速度(通常可達(dá)一個(gè)數(shù)量級(jí)或更多)。同時(shí),利用硬件在環(huán)接口還使系統(tǒng)具備了實(shí)時(shí)FPGA硬件調(diào)試和驗(yàn)證功能。
介紹了基于數(shù)字信號(hào)處理器的短波分集合成接收機(jī)的組成、基本原理以及實(shí)現(xiàn)分集合成和數(shù)字解調(diào)的相關(guān)算法。
介紹了3DES加密算法的原理并詳盡描述了該算法的FPGA設(shè)計(jì)實(shí)現(xiàn)。采用了狀態(tài)機(jī)和流水線技術(shù),使得在面積和速度上達(dá)到最佳優(yōu)化;添加了輸入和輸出接口的設(shè)計(jì)以增強(qiáng)該算法應(yīng)用的靈活性。各模塊均用硬件描述語言實(shí)現(xiàn),最終下載到FPGA芯片Stratix EP1S25F780C5中。
嵌入式系統(tǒng)是以嵌入式計(jì)算機(jī)為技術(shù)核心,面向用戶、面向產(chǎn)品、面向應(yīng)用,軟硬件可裁減的,適用于對(duì)功能、可靠性、成本、體積、功耗等綜合性能有嚴(yán)格要求的專用計(jì)算機(jī)系統(tǒng)。
通過對(duì)串口技術(shù)的研究,提出了一種用軟件實(shí)現(xiàn)串口擴(kuò)展的方法,該方法僅使用2個(gè)普通I/O引腳和1個(gè)定時(shí)器,實(shí)現(xiàn)了帶FIFO的高速全雙工串口。該方法可以節(jié)約系統(tǒng)開發(fā)的硬件開銷。文中給出了設(shè)計(jì)程序,在STC12C1052單片機(jī)上進(jìn)行測(cè)試,其通信速率達(dá)到38400bps。
介紹了一種利用ALTERA公司的復(fù)雜可編程邏輯器件(CPLD)快速卷積法實(shí)現(xiàn)數(shù)字濾波器的設(shè)計(jì)
傳統(tǒng)上,降低軟件無線電(SDR)硬件的功耗一直是我們工作的重點(diǎn),但是,顯而易見軟件也有重要影響,因此,需要一種降低SDR功耗的整體設(shè)計(jì)方法。一種能發(fā)揮SDR功能的測(cè)試床能幫我們解決這個(gè)問題。
隨著信息技術(shù)革命的深入和計(jì)算機(jī)技術(shù)的飛速發(fā)展,低速、低可靠性的單片機(jī)以及小規(guī)模的集成電路已經(jīng)越來越不能滿足需要,正逐漸被DSP與可編程邏輯器件(如FPGA、CPLD)所取代。
簡(jiǎn)要敘述了常用的信號(hào)處理系統(tǒng)的類型與處理機(jī)結(jié)構(gòu),介紹了正逐步得到廣泛應(yīng)用的DSP+FPGA處理機(jī)結(jié)構(gòu),在此基礎(chǔ)上提出了一種實(shí)時(shí)信號(hào)處理的線性流水陣列,并舉例說明了該結(jié)構(gòu)的具體實(shí)現(xiàn),最后分析說明了此結(jié)構(gòu)的優(yōu)越性。
U-Boot的編譯與移植到QT-S3C44B0X開發(fā)板上
FPGA的基準(zhǔn)時(shí)鐘為來自DSP輸出的32MHz時(shí)鐘,經(jīng)過片內(nèi)數(shù)字時(shí)鐘網(wǎng)絡(luò)(PLL),可以得到系統(tǒng)所需要的多種時(shí)鐘。圖文混合主要是控制觀瞄系統(tǒng)顯示屏的顯示內(nèi)容與相應(yīng)的位置。利用EP2S30F484的內(nèi)部RAM配置了許多獨(dú)立的小RAM塊,DSP根據(jù)不同的控制命令向這些RAM塊寫入不同的顯示內(nèi)容。FPGA再根據(jù)顯示位置的分布,以記數(shù)的方式在屏幕上控制顯示內(nèi)容輸出,達(dá)到圖文混合。
本文分析了適用于測(cè)控領(lǐng)域的4種實(shí)時(shí)操作系統(tǒng),并對(duì)比了它們實(shí)時(shí)性能的重要指標(biāo),歸納了實(shí)時(shí)性設(shè)計(jì)和實(shí)現(xiàn)中的若干問題。
為目標(biāo)嵌入式產(chǎn)品選擇適合的嵌入式圖形支持系統(tǒng)成為與選擇嵌入式操作系統(tǒng)一樣頗具挑戰(zhàn)性。本土公司開發(fā)的MiniGUI是一個(gè)高效、可靠、可定制、小巧靈活的圖形用戶界面支持系統(tǒng),并具有跨硬件平臺(tái)、跨操作系統(tǒng)的可移植性,非常適合于實(shí)時(shí)嵌入式產(chǎn)品開發(fā)。本文詳細(xì)闡述了MiniGUI的特點(diǎn)、運(yùn)行模式和應(yīng)用。
在全加器設(shè)計(jì)中運(yùn)用PG邏輯是非常普遍的,本文在設(shè)計(jì)和研究全加器時(shí),根據(jù)現(xiàn)有的PG邏輯公式推導(dǎo)出了一種新的邏輯公式,并論證了兩者之間的等價(jià)關(guān)系。這一新的公式能夠指導(dǎo)全加器設(shè)計(jì)中的連線方式,靈活更改連線策略。本文將從基本原理開始逐步引出該公式,對(duì)其進(jìn)行論證,并應(yīng)用于全加器設(shè)計(jì)中。
生化反應(yīng)池在水處理過程中非常重要。需要通過調(diào)整風(fēng)機(jī)的轉(zhuǎn)速控制反應(yīng)池中的DO值。理論上應(yīng)該通過調(diào)節(jié)電動(dòng)機(jī)的轉(zhuǎn)速來實(shí)現(xiàn),但實(shí)際上卻是利用擋板閥門后者放空的方法進(jìn)行調(diào)節(jié)。這種方法極大地浪費(fèi)了電力資源。以美國TI公司推出的TMS320LF2407為代表的面向電機(jī)控制的高性能數(shù)字信號(hào)處理可以對(duì)電機(jī)進(jìn)行精確控制,大大提高了交流電機(jī)的性能,能夠設(shè)計(jì)出性能優(yōu)良的控制系統(tǒng)。
3G手機(jī)的數(shù)據(jù)速率將高達(dá)2Mbps,因而能支持包括數(shù)據(jù)服務(wù)和互聯(lián)網(wǎng)連接在內(nèi)的各種多媒體應(yīng)用,相對(duì)2G產(chǎn)品而言,其主要特點(diǎn)是屏幕更大、鍵盤更小。為了解決用小鍵盤進(jìn)行撥號(hào)和單詞輸入的難題,利用自動(dòng)語音識(shí)別(ASR)功能完成語音撥號(hào)將成為3G手機(jī)的新特點(diǎn)。本文介紹高性能低成本、低功耗DSP芯片在下一代無鍵盤手機(jī)應(yīng)用中的選擇策略。