21ic訊 Analog Devices, Inc.最近推出18位PulSAR®模數轉換器AD7960,吞吐量達到5 MSPS,是現有所有SAR(逐次逼近型寄存器) 轉換器 的兩倍。憑借業(yè)界領先的吞吐量、同類最佳的本底噪聲和較高的線性度,AD7960 Pu
21ic訊 Cirrus Logic公司近日推出超低功耗的模數轉換器CS53L30,幫助智能手機、平板電腦以及其他消費電子產品實現先進語音處理功能。CS53L30功耗極低,每通道不超過2.5 mW,其高性能的四通道麥克風模數轉換器可幫助提
#include< reg52.h>#define uint unsigned int#define uchar unsigned charuchar aa,qian,bai,shi,ge;uint temp;sbit clock=P2^0;sbit start=P2^1;sbit eoc=P2^2;sbit oe=P2^3;sbit ale=P2^4;sbit adda=P2^5;uchar c
摘要:∑-△A/D轉換器是一種高精度的模數轉換器,它和傳統(tǒng)的A/D轉換器不同,具有高分辨率、高集成度、造價低和使用方便的特點,并且越來越廣泛地使用在一些高精度儀器儀表和測量設備中。文章從信號的過采樣、噪
21ic訊 Mouser Electronics 已備貨由Maxim Integrated推出的業(yè)界最小的真雙極性+/-5V、18位模數轉換器。MAX11156 SAR 模數轉換器具有卓越的AC/DC性能以及真的雙極性輸入。外
過去的幾年里,半導體和電源供貨商花了很大力氣,通過大量市場上發(fā)布的關于數字技術文獻,推廣數字電源的概念,這也可以解釋為什么我們在今天看到越來越多的復雜的電源系統(tǒng)
采用時間交替模數轉換器(ADC),以每秒數十億次的速度采集同步采樣模擬信號,對于設計工程師來說,這是一項極大的技術挑戰(zhàn),需要非常完善的混合信號電路。時間交替的根本目標
摘要數字電源控制器UCD3138 內部集成有 4 個數字比較器,可以靈活配置其輸入端和參考值。模擬前端(AFE)模塊的絕對值量和EADC 的輸出都可以作為數字比較器的輸入,因此使用數
逐次逼近型(SAR) ADC提供高分辨率、出色的精度和低功耗特性。一旦選定一款精密SAR ADC,系統(tǒng)設計師就必須確定獲得最佳結果所需的支持電路。需要考慮的三個主要方面是:模擬輸入信號與ADC接口的前端、基準電壓源和數
ADC不同類型數字輸出深解在當今的模數轉換器(ADC)領域,ADC制造商主要采用三類數字輸出。這三種輸出分別是:互補金屬氧化物半導體(CMOS)、低壓差分信號(LVDS)和電流模式邏輯(CML)。每類輸出均基于采樣速率、分辨率、
ADC輸入轉換器電路分析許多高精度模/數轉換器的輸入范圍要求介于0.0V至5.0V之間。例如,MAX1402 (18位多通道Σ-Δ ADC)測量兩個輸入之間的差值。典型的單端應用中,該ADC將輸入電壓與固定的基準電壓(例如2
ADC性能提高的建議雖然ADC看起來非常簡單,但它們必須正確使用才能獲得最優(yōu)的性能。ADC具有與簡單模擬放大器相同的性能限制,比如有限增益、偏置電壓、共模輸入電壓限制和諧波失真等。ADC的采樣特性需要我們更多地考
多種ADC的分析比較A/D轉換技術現在的軟件無線電、數字圖像采集都需要有高速的A/D采樣保證有效性和精度,一般的測控系統(tǒng)也希望在精度上有所突破,人類數字化的浪潮推動了A/D轉換器不斷變革,而A/D轉換器是人類實現數字
ADC關鍵性能指標及誤區(qū)由于ADC產品相對于網絡產品和服務器需求小很多,用戶和集成商在選擇產品時對關鍵指標的理解難免有一些誤區(qū),加之部分主流廠商刻意引導,招標規(guī)范往往有不少非關鍵指標作被作為必須符合項。接下
在電子領域中模擬技術是被公認的最難的技術,眾多資深的模擬工程師無一不是從百上千次的實踐中不斷學習,不斷摸索。但是作為初級的模擬工程師呢?如何能夠快速的上手并在模擬技術領域快速的成長呢?電子發(fā)燒友網作為電
模數轉換器,ADS805,速度不算太快,但是一般情況下就夠用了,整體綜合性能還是蠻好的。它可以用在CCD成像、數字化基帶處理、復印機和測試儀器等等。特性:1.20MHz 、12位,高動態(tài)范圍2.高信噪比68dB3.內外參考電壓4
隨著醫(yī)療、消費電子和工業(yè)市場上的便攜式手持儀器儀表日趨向尺寸更小、重量更輕、電池(或每次充電)續(xù)航時間更長、成本更低且通常功能更多方向發(fā)展,低功耗已經成為如今電池供電模數轉換器應用的一項關鍵要求。即使
信基礎設施、成像設備、工業(yè)儀器儀表、防務電子和其它多通道、需要大量數據的系統(tǒng)要求數據轉換級提供越來越寬的分辨率和越來越高的采樣率。并行接口的物理布局限制和串行 LVDS(低壓差分信號)方法的比特率限制目前給設
21ic訊 信基礎設施、成像設備、工業(yè)儀器儀表、防務電子和其它多通道、需要大量數據的系統(tǒng)要求數據轉換級提供越來越寬的分辨率和越來越高的采樣率。并行接口的物理布局限制和串行 LVDS(低壓差分信號)方法的比特率限制
在當今的模數轉換器(ADC)領域,ADC制造商主要采用三類數字輸出。這三種輸出分別是:互補金屬氧化物半導體(CMOS)、低壓差分信號(LVDS)和電流模式邏輯(CML)。每類輸出均基于采樣速率、分辨率、輸出數據速率和功耗要求,