
如圖所示,信息儀包括降壓整流電源(Vdd=+12V)、定時電路、多諧振蕩器、功放及功能輸出頭。IC1和R1、RP1、C3組成啟動定時電路,定時時間td=1.1(R1+RP1)C3.在定時時間內(nèi),J吸合,控制J1-1、J1-2觸點的接通。IC2和R5
如圖所示,控制器包括降壓整流、單穩(wěn)定時和交流固態(tài)繼電器。555和R2、RP1、C4等組成單穩(wěn)定時電路,按一下AN,則555的3腳呈高電平,使交流固態(tài)繼電器的交流輸出端開通,負載接通,計時開始。定時時間,即單穩(wěn)態(tài)的暫穩(wěn)
如圖所示,電路包括一支四2輸入端與非門CD4011和一支CMOS型555,因而不管是靜態(tài)或輸出高電平定時期間,消耗功率極小。CD4011的門3、門4組成RS觸發(fā)器。由于整個電路呈閉合環(huán)路,定時脈沖寬度取決于RC時間常數(shù),即Td=1
錄音附加電路如圖所示。它包括一個光電耦合器、555觸發(fā)電路和繼電控制電路等。當有電話打進時,電話線上送入的90~130V交流振鈴信號加至光電耦合器,LED1、LED2隨振鈴信號閃爍發(fā)光,耦合器中的RG將光信號轉(zhuǎn)變?yōu)殡娦盘?/p>
一般單穩(wěn)態(tài)電路,輸出的脈寬為定值。如圖所示,本電路利用輸出的脈沖,經(jīng)低通濾波、直流放大后,閉環(huán)控制其555的控制端,使當觸發(fā)頻率升高時,自動減小其暫穩(wěn)寬度,達到輸出波形的占空比保持不變。C2、R2對輸入信號進
如圖所示是555簡易邏輯測試筆電路。測試筆以555為核心,將它接成施密特觸發(fā)器,用于測試數(shù)字電路的邏輯狀態(tài)。555的2、6腳并接,當輸入信號電平為“0”時,555置位,LED2亮;當輸入為“1”時,LE
如圖所示,555和R4、R5、C1等接成可控多諧振蕩模式,它的強制復位端4腳接探筆,控制端5腳外接電平的高低與輸入的邏輯電平有關(guān)。當探針A懸空時,VT1截止,加至5腳的電壓為Vdd,555多諧電路不起振,3腳呈高電平,LED亮
如圖所示,555的控制端5腳和閾值端6腳實際上是內(nèi)部電壓比較器I的兩個輸入端,只要6腳電壓高于5腳5mV,則555就會可靠地觸發(fā)。將直流電壓加至圖中的+、-端,若電壓高,LED1亮;電壓低,LED2亮。改變量程與RP1,當兩發(fā)光
通過0.001μF耦合電容把556雙定時器的前半部分輸出送到后半部分輸入,給出等于單個延遲之和的總延遲。將腳6瞬間接地可以啟動定時器的前半部分。由1.1R1C1確定的時間間隔后,第二個定時器開始延時,其值決定于1.1R2
555時基電路是一種將數(shù)宇電路和模擬電路巧妙地結(jié)合在一起的集成電路。若在同一硅片上集成兩個555時基電路,則稱為556雙時基電路。555時基電路具有以下特點:①定時精度高,工作速度快;②使用電源電壓范圍寬;③能和數(shù)字