日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 廠商動態(tài) > 廠商動態(tài)
[導(dǎo)讀]本次合作有助于實現(xiàn)更快速、更高質(zhì)量的早期架構(gòu)探索與RTL開發(fā)前優(yōu)化

加利福尼亞州圣何塞/圣克拉拉,2026年2月 —— SmartDV與Mirabilis Design日前宣布達成戰(zhàn)略合作,推出SmartDV硅知識產(chǎn)權(quán)(IP)的系統(tǒng)級模型,助力系統(tǒng)級芯片(SoC)架構(gòu)師和系統(tǒng)設(shè)計師在寄存器傳輸級(Register Transfer Level,RTL)開發(fā)啟動前,就進行精準(zhǔn)、高質(zhì)量的架構(gòu)探索與規(guī)格優(yōu)化工作。

本次合作將SmartDV經(jīng)量產(chǎn)驗證的IP,與Mirabilis Design的VisualSim®系統(tǒng)級建模平臺相結(jié)合,為客戶提供可反映實際實現(xiàn)行為的經(jīng)全面驗證的架構(gòu)模型。雙方將攜手解決行業(yè)核心需求:針對日益復(fù)雜的SoC和多芯片系統(tǒng)實現(xiàn)更早、更快且更可靠的架構(gòu)性決策。

實現(xiàn)更快速、更精準(zhǔn)的早期架構(gòu)探索

通過本次合作,SmartDV的IP可以以系統(tǒng)級模型的形式提供,其功耗和性能均參照SmartDV的RTL設(shè)計標(biāo)準(zhǔn)進行了校驗。

與傳統(tǒng)的純RTL評估不同,系統(tǒng)級建模支持工程師針對IP配置參數(shù)、SoC拓?fù)浣Y(jié)構(gòu)、流量模式及資源分配開展快速試驗,通過讓工程師洞悉各類架構(gòu)選擇的內(nèi)在要素,從而以數(shù)量級的效率提升來加速設(shè)計。

“本次合作使我們的客戶能夠?qū)⒓軜?gòu)驗證工作前移至設(shè)計流程的最初階段,”SmartDV首席執(zhí)行官兼董事總經(jīng)理Deepak Kumar Tala說道?!暗靡嬗诓捎梦覀兊牧慨a(chǎn)級RTL設(shè)計來進行模型的驗證,設(shè)計師現(xiàn)在可使用這些模型來評估真實的系統(tǒng)級行為,進而做出更優(yōu)決策,打造更高質(zhì)量的設(shè)計。”

“因為系統(tǒng)復(fù)雜度持續(xù)攀升,就需要在比以往任何時候都更早的階段開展架構(gòu)決策的驗證工作,”Mirabilis Design創(chuàng)始人Deepak Shankar說道?!巴ㄟ^與SmartDV合作,我們正在助力客戶在設(shè)計實現(xiàn)啟動前,就能精準(zhǔn)且自信地去探索、優(yōu)化并驗證基于IP的架構(gòu)?!?

在RTL開發(fā)前就完成SmartDV IP的配置優(yōu)化

本次合作的一個核心優(yōu)勢在于,客戶可在RTL集成啟動的很早之前,就在架構(gòu)層面完成SmartDV IP的配置優(yōu)化。架構(gòu)師能夠評估不同配置選擇對系統(tǒng)性能、功耗效率及可擴展性的不同影響,并在決定進入實施前最終鎖定經(jīng)過驗證的規(guī)格。

這一早期優(yōu)化舉措提升了設(shè)計的可預(yù)測性,降低了后續(xù)開發(fā)風(fēng)險,并可確保SmartDV的IP能以最高性能去適配目標(biāo)應(yīng)用和系統(tǒng)約束并進行部署。

首款產(chǎn)品:SmartDV CXL系統(tǒng)級模型

本次合作的首款落地產(chǎn)品是SmartDV CXL IP的系統(tǒng)級模型。

通過使用該模型,架構(gòu)師可將SmartDV的CXL IP集成至完整的SoC或多芯片架構(gòu)中,并開展以下維度的評估:

·CXL拓?fù)浣Y(jié)構(gòu)和主端與設(shè)備(host–device)間的連接

·帶寬利用率與延遲表現(xiàn)

·內(nèi)存擴展與一致性數(shù)據(jù)流

·與中央處理器(CPU)、圖形處理器(GPU)、神經(jīng)網(wǎng)絡(luò)處理器(NPU)、加速器及內(nèi)存子系統(tǒng)的交互

該CXL模型支持各類架構(gòu)性試驗,例如調(diào)優(yōu)緩存策略、仲裁機制、地址映射及流量分配,以最大幅度提升整體系統(tǒng)效率。

展望未來

SmartDV與Mirabilis Design均致力于為早期架構(gòu)探索打造可擴展的、面向未來的解決方案。首批發(fā)布的模型聚焦CXL協(xié)議,后續(xù)將逐步擴展到更多的SmartDV IP模塊,實現(xiàn)跨協(xié)議、跨應(yīng)用的覆蓋范圍。

SmartDV的系統(tǒng)級IP模型現(xiàn)已可作為VisualSim®平臺的組成部分并即刻可用,同時可集成至客戶定制化的SoC架構(gòu)及開發(fā)流程中。

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

AMD Zynq UltraScale+ MPSoC EG 系列是AMD推出的高性能多處理器系統(tǒng)芯片(MPSoC),主要面向需要強大處理能力和靈活硬件加速的復(fù)雜應(yīng)用。集成了高性能 ARM 處理器和可編程邏輯,集成了四核...

關(guān)鍵字: 圖形處理器 嵌入式系統(tǒng) MPSoC

支持DirectX 12和先進的計算能力,賦能高效云游戲體驗

關(guān)鍵字: GPU AI 圖形處理器

隨著科技的飛速發(fā)展,圖形處理器(GPU)和中央處理器(CPU)之間的界限變得越來越模糊。特別是近年來,GPU的頻率不斷提升,已經(jīng)逐漸接近CPU的水平,這引發(fā)了業(yè)界和學(xué)術(shù)界對未來計算架構(gòu)的深刻思考:GPU是否有可能在未來取...

關(guān)鍵字: GPU CPU 圖形處理器

在現(xiàn)代計算機體系中,中央處理器(CPU)扮演著核心的角色,它負(fù)責(zé)執(zhí)行存儲在內(nèi)存中的程序代碼,從而實現(xiàn)各種計算和控制任務(wù)。CPU理解和執(zhí)行代碼的過程是一個復(fù)雜而精細(xì)的系統(tǒng)工程,涉及多個硬件組件和指令集的協(xié)同工作。本文將深入...

關(guān)鍵字: CPU 中央處理器

中國北京,2024年11月13日 —— 作為業(yè)界領(lǐng)先的芯片和半導(dǎo)體IP供應(yīng)商,致力于使數(shù)據(jù)傳輸更快更安全,Rambus Inc.(納斯達克股票代碼:RMBS)今日宣布推出業(yè)界首款HBM4內(nèi)存控制器IP,憑借廣泛的生態(tài)系統(tǒng)...

關(guān)鍵字: AI加速器 圖形處理器 控制器

中央處理器是計算機中核心的組件之一,負(fù)責(zé)執(zhí)行程序指令、處理數(shù)據(jù)和控制計算機的各種操作。它的工作原理可以簡要概括如下:

關(guān)鍵字: 中央處理器 CPU 控制計算機

為智能腕部穿戴設(shè)備提供高性能、高質(zhì)量的矢量圖形處理能力

關(guān)鍵字: 智能手表 SoC 圖形處理器

單片機,又稱為微控制器或微處理器,是現(xiàn)代電子設(shè)備中的核心部件之一。它集成了中央處理器、存儲器、輸入輸出接口等電路,通過外部信號引腳與外部設(shè)備進行通信,實現(xiàn)對設(shè)備的控制和管理。本文將詳細(xì)介紹單片機的外部信號引腳名稱及其功能...

關(guān)鍵字: 單片機 微控制器 中央處理器

近日舉辦的GTC大會把人工智能/機器學(xué)習(xí)(AI/ML)領(lǐng)域中的算力比拼又帶到了一個新的高度,這不只是說明了通用圖形處理器(GPGPU)時代的來臨,而是包括GPU、FPGA和NPU等一眾數(shù)據(jù)處理加速器時代的來臨,就像GPU...

關(guān)鍵字: FPGA AI 圖形處理器
關(guān)閉