計算應(yīng)用的發(fā)展引起了人們對電子產(chǎn)業(yè)如何減少能耗的廣泛關(guān)注和討論。根據(jù)電力研究協(xié)會(EPRI)的研究,機械傳動類應(yīng)用,包括電機驅(qū)動、消費類白色家電和工業(yè)用機器的能耗占全球電力消耗總量的50%以上,因此這一領(lǐng)域成為新的低能耗設(shè)計的首要目標。
晶體管功放由于一般不需使用輸出變壓器,成本較低,所以比較適合音樂愛好者自制。
本文結(jié)合Fairchild公司設(shè)計的系列產(chǎn)品,對混合集成電路DC/DC變換器的設(shè)計原理、性能及應(yīng)用等進行了分析研究。
本文所闡述的主要足信號發(fā)生電路在工頻功率電源中的實現(xiàn),其實該電路可實現(xiàn)任意的波形輸出,而且通過配合相應(yīng)的電路,可產(chǎn)生任意頻率和相位可調(diào)的波形。該電路原理的實現(xiàn)具有廣闊的應(yīng)用前景。
本文提出了由CA555組成的相對延時單穩(wěn)觸發(fā)電路,并應(yīng)用于RS-485總線中繼器的設(shè)計中。
作者開發(fā)的這個同步卡調(diào)試器在航天工程現(xiàn)場已多次使用,快速幫助通信雙方分離問題。文中給出了同步卡調(diào)試器的關(guān)鍵部分,由于他支持位級的輸入編輯,發(fā)送時序也可以選擇,所有的這一類項目都可以調(diào)試,在現(xiàn)場或任務(wù)階段為項目相關(guān)人員提供了有力支持。
本文采用TTL集成電路設(shè)計倒數(shù)計數(shù)器,具有工作穩(wěn)定、抗干擾性強、無需單片機開發(fā)系統(tǒng)和編程、易于制作、時間設(shè)置范圍廣、操作方便等優(yōu)點,適用于競賽類時間控制、烹飪定時等,也可用作實驗計數(shù)器。
本設(shè)計實例描述一種新方法,用一只基于555定時器的自激振蕩器產(chǎn)生一個占空比可變波形。
本文介紹了一種利用PC機設(shè)備來設(shè)計模擬信號發(fā)生器的方案。該方案通過利用PC機內(nèi)的充分資源來產(chǎn)生各種所需波形,然后通過USB2.0接口輸出。在PC機外采用DAC8580對數(shù)字信號進行DA轉(zhuǎn)換,并用CPLD對整個電路進行控制。
在本部分中,我們將采用所謂“TINASPICE”電路模擬套件來分析運算放大器電路。
在本部分中,我們將了解如何用該模型計算簡單運算放大器電路的總輸出噪聲??傇肼晠⒖驾斎?(RTI) 包含運算放大器電壓源的噪聲、運算放大器電流源的噪聲以及電阻噪聲等。
噪聲的重要特性之一就是其頻譜密度。電壓噪聲頻譜密度是指每平方根赫茲的有效( RMS) 噪聲電壓(通常單位為nV/rt-Hz)。
本設(shè)計就是采用PC DAQ系統(tǒng)來實現(xiàn)的。本設(shè)計的系統(tǒng)構(gòu)成如圖1所示。其采用研華公司的PCL2818LS數(shù)據(jù)采集卡為主,構(gòu)建計算機硬件外圍電路,實現(xiàn)信號調(diào)理和高速數(shù)據(jù)采集。PCL2818LS數(shù)據(jù)采集卡有如下的功能和特點:
文將介紹簡化便攜式電池供電醫(yī)療設(shè)備的模擬前端設(shè)計的多種方法,如將運算放大器、ADC、DAC等高性能外設(shè)與低功耗MCU結(jié)合使用。
CMOS工藝具有價格便宜、集成度高、功耗低的特點。隨著CMOS工藝的發(fā)展,器件特征頻率大幅提高,采用CMOS工藝實現(xiàn)超高速集成電路成為可能。本文給出了使用CMOS工藝設(shè)計的單片集成超高速4:1復(fù)接器。