日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設計自動化
[導讀]摘要 論述了線陣CCD驅動電路的工作原理和現(xiàn)狀,選擇基于CPLD驅動線陣CCD工作的方案。采用MAXⅡ器件的EPM240T100C5N為控制核心,以TCD1500C為例,設計了基于CPLD的線陣CCD驅動電路,完成了硬件電路的原理圖的設計,并

摘要 論述了線陣CCD驅動電路的工作原理和現(xiàn)狀,選擇基于CPLD驅動線陣CCD工作的方案。采用MAXⅡ器件的EPM240T100C5N為控制核心,以TCD1500C為例,設計了基于CPLD的線陣CCD驅動電路,完成了硬件電路的原理圖的設計,并實現(xiàn)了軟件調試。通過QuartusⅡ軟件平臺,對其進行了模擬仿真。實驗結果表明,設計基于CPLD的線陣CCD驅動電路能夠滿足CCD工作所需的驅動脈沖。
關鍵詞 線陣CCD;復雜可編程邏輯器件;驅動時序;硬件描述語言

    如何實現(xiàn)高精度的運動裝置角度和位移測量,一直是系統(tǒng)或設備設計中需要解決的關鍵技術之一。隨著半導體微電子技術的迅猛發(fā)展,各種新型器件不斷涌現(xiàn),其中線陣CCD(Charge Coupled Devices)電荷耦合器件因其所具有的高精度、無接觸、高可靠性等優(yōu)點,應用越來越廣泛。

1 總體方案設計
    線陣CCD一般不能直接在測量裝置中使用,因此CCD驅動信號的產生及輸出信號的處理是設計高精度、高可靠性和高性價比線陣CCD驅動模塊的關鍵。
    傳統(tǒng)驅動CCD的設計方法使CCD的工作頻率較慢,信號輸出噪聲增大,不利于提高信噪比,不能應用于要求快速測量的場合。而用可編程邏輯器件CPLD進行驅動,則可提高脈沖信號相位關系的精度,以及提供給CCD驅動脈沖信號的頻率,而且調試容易、靈活性高。目前,在工業(yè)技術中,多采用基于CPLD的驅動電路實現(xiàn)線陣CCD的驅動。系統(tǒng)框圖如圖1所示。



2 硬件設計
2.1 CPLD的硬件電路的設計
    以CPLD(Complex Programmable Logic Device)器件為核心,設計線陣CCD的驅動電路。然后在其基礎上擴展,選擇其他元器件,設計出與其相配套的電路部分,經調試后組成硬件系統(tǒng)。
    CPLD的電路由5部分組成,有源晶振向EPM240T100CSN的U1A的IO/GCLK0口輸入時鐘脈沖CLK0,提供了CPLD工作的時鐘脈沖,因為時序邏輯的需要。U1C從JTAG端口中下載程序,U1B的52、54、56、58口輸出脈沖信號。U1D管腳接3. V電壓,U1E管腳接地。電路原理如圖2所示。


2.2 DC/DC模塊的設計
    為得到CPLD所需的電壓,外接電源需要經過DC/DC模塊進行轉換。為進一步減少輸出紋波,可在輸入輸出端連接一個LC濾波網絡,電路原理如圖3所示。


2.3 穩(wěn)壓模塊的電路設計
    由DC/DC模塊轉換的直流電壓,經過一個R11電阻和一個發(fā)光二極管接地,發(fā)光二極管指示燈,然后從AMS芯片的Vin端輸入,進入到芯片的內部,經過一系列的計算,從Vout輸出3.3 V電壓,GND端端口接地。為消除交流電的紋波,電路采用電容濾波,分別用0.1μF的極性電容和10μF的非極性電容組成一個電容濾波網絡。電路原理如圖4所示。


2.4 CCD電路設計
    CCD電路采用TCD1500C,它是一個高靈敏度、低暗流、5340像元的線陣圖像傳感器。其像敏單元大小是7 μm×7μm×7 μm,相鄰像元中心距7μm,像元總長37.38mm。該傳感器可用于傳真、圖像掃描和OCR。TCD1500C的測量精度和分辨率都很高,并且只需4路驅動信號:SH、φ、RS、SP。電路原理如圖5所示。


2.5 電平轉換的電路設計
    由于CPLD輸出的驅動脈沖電壓為3.3 V,而CCD工作所需的驅動脈沖為5 V,所以需要在CPLD和CCD之間加入—個電平轉換電路。電路原理如圖6所示。

3 軟件設計
    系統(tǒng)軟件采用Verilog HDL硬件描述語言,按照模塊化的思路設計,將要完成的任務分成為多個模塊,每個模塊由一個或多個子函數完成。這樣能使設計思路清晰、移植性強,在調試軟件時容易發(fā)現(xiàn)和改正錯誤,降低了軟件調試的難度。程序中盡量減少子函數之間的相互嵌套調用,這樣可以減少任務之間的等待時間,提高系統(tǒng)處理任務的能力。主程序如圖7所示。


    SH是一個光積分信號,SH信號的相鄰兩個脈沖之間的時間間隔代表了積分時間的長短。光積分時間為5 416個RS周期,對系統(tǒng)時鐘進行光積分的分頻,實現(xiàn)了SH信號脈沖。在光積分階段,SH為低電平,它使存儲柵和模擬移位寄存器隔離,不會發(fā)生電荷轉移。時鐘脈沖φ為典型值0.5 MHz時,占空比為50%,占空比是指高電平在一個周期內所占的時間比率。它是SH信號和占空比為50%的一個0.5MHz的脈沖信號疊加,所以0.5 MHz的信號和SH信號通過一個或門,就可以實現(xiàn)φ信號;輸出復位脈沖RS為1 MHz,占空比1:3。此外,RS信號和SH、φ信號有一定的相位關系,通過一個移位寄存器移相,來實現(xiàn)RS脈沖信號。

4 仿真實驗
    系統(tǒng)時鐘周期部分設置為1 ns,正常工作時復位信號RS為高電平,然后對RS、φ、SH信號進行仿真,結果如圖8所示。



5 結束語
    研究的線陣CCD驅動電路主要是以CPLD為驅動中心而設計,這種方案減少了以往驅動電路的電路體積大、設計復雜、調試困難等缺點,增加了系統(tǒng)的穩(wěn)定性、可靠性,集成度高且抗干擾能力強。通過對硬件和軟件大量的模擬實驗表明,文中所研究的線陣CCD驅動脈沖信號能夠滿足CCD工作所需的基本功能,達到了設計要求。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

正弦信號發(fā)生器是一種用于產生正弦波信號的電子設備,廣泛應用于通信、測試和測量等領域。該發(fā)生器主要由兩部分組成:正弦波信號發(fā)生器和調頻、調相、鍵控等信號產生部分。

關鍵字: 正弦波信號發(fā)生器 CPLD

CPLD(可編程邏輯器件)無刷直流電機驅動設計是一種基于硬件可編程邏輯電路的電機驅動方法。CPLD無刷直流電機驅動設計的主要目的是實現(xiàn)高效率、高可靠性和精確控制。以下是CPLD無刷直流電機驅動設計及原理的一些基本信息:

關鍵字: 無刷直流電機 CPLD 可編程邏輯電路

摘要:基于DSP和CPLD設計了CAN一1553B網關,選擇了1553B總線作為電機控制系統(tǒng)的主總線,其主要用于操作系統(tǒng)與子控制系統(tǒng)之間的通信。為了更好地完成各節(jié)點之間的通信,采用CAN總線作為子系統(tǒng)總線,構建基于CAN...

關鍵字: 電機控制網絡 1553B總線 CPLD

FPGA(Field Programmable Gate Array)是在PAL、GAL等可編程器件的基礎上進一步發(fā)展的產物。它是作為專用集成電路(ASIC)領域中的一種半定制電路而出現(xiàn)的,既解決了定制電路的不足,又克服...

關鍵字: FPGA ASIC CPLD

摘要:針對傳統(tǒng)基于單片機設計的出租車計費器系統(tǒng)的諸多不足,提出了一種利用VHDL設計的基于CPLD的出租車計費器系統(tǒng)的設計方案。該方案模擬了出租車的啟動、停止、暫停、換擋等功能,并用動態(tài)掃描電路顯示出租車所走的里程及其所...

關鍵字: VHDL CPLD 出租車計費器 QuartusII

本文來源于面包板社區(qū)一般認為MOSFET是電壓驅動的,不需要驅動電流。然而,在MOS的GS兩級之間有結電容存在,這個電容會讓驅動MOS變的不那么簡單。如果不考慮紋波和EMI等要求的話,MOS管開關速度越快越好,因為開關時...

關鍵字: MOS管 驅動電路設計

數字集成電路有兩種類型:ASIC和FPGA(現(xiàn)場可編程門陣列)。專用集成電路(ASIC)有一個預先定義的特定硬件功能,在生產后不能重新編程。但FPGA可以在制造后可無限編程。

關鍵字: FPGA CPLD Intel

為增進大家對功耗的了解程度,本文將對CPLD中的降低功耗的技術予以介紹。

關鍵字: 功耗 指數 CPLD

本系統(tǒng)以LED光源及其驅動技術為主線,全面系統(tǒng)地介紹了LED的特性、LED驅動電路及其相關技術,并結合實例介紹了各種LED驅動電路的詳細設計方法,加深讀者對LED驅動電源設計過程的理解。

關鍵字: LED 電路設計 觸摸屏 驅動電路設計

感應加熱是利用電磁感應的方法使被加熱的材料的內部產生電流,依靠這些渦流的能量達到加熱目的。感應加熱系統(tǒng)的基本組成包括感應線圈,交流電源和工件。根據加熱對象不同,可以把線圈制作成不同的形狀。

關鍵字: 電路設計 驅動電路設計 高頻感應加熱
關閉