日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > EDA > 電子設計自動化
[導讀]由于Verilog HDL和 VHDL 行為描述用于綜合的歷史還只有短短的幾年,可綜合風格的Verilog HDL 和VHDL的語法只是它們各自語言的一個子集。又由于HDL的可綜合性研究近年來非常活躍,可綜合子集的國際標準目前尚未最后形

由于Verilog HDL和 VHDL 行為描述用于綜合的歷史還只有短短的幾年,可綜合風格的Verilog HDL 和VHDL的語法只是它們各自語言的一個子集。又由于HDL的可綜合性研究近年來非?;钴S,可綜合子集的國際標準目前尚未最后形成,因此各廠商的綜合器所支持的HDL子集也略有所不同。

本書中有關可綜合風格的Verilog HDL的內(nèi)容,我們只著重介紹RTL級、算法級和門級邏輯結構的描述,而系統(tǒng)級(數(shù)據(jù)流級)的綜合由于還不太成熟,暫不作介紹。

由于寄存器傳輸級(RTL)描述是以時序邏輯抽象所得到的有限狀態(tài)機為依據(jù)的,所以把一個時序邏輯抽象成一個同步有限狀態(tài)機是設計可綜合風格的Verilog HDL模塊的關鍵。

在本章中我們將通過各種實例由淺入深地來介紹各種可綜合風格的Verilog HDL模塊,并把重點放在時序邏輯的可綜合有限狀態(tài)機的Verilog HDL設計要點。至于組合邏輯,因為比較簡單,只需閱讀典型的用Verilog HDL描述的可綜合的組合邏輯的例子就可以掌握。

為了更好地掌握可綜合風格,還需要較深入地了解阻塞和非阻塞賦值的差別和在不同的情況下正確使用這兩種賦值的方法。只有深入地理解阻塞和非阻塞賦值語句的細微不同,才有可能寫出不僅可以仿真也可以綜合的Verilog HDL模塊。

只要按照一定的原則來編寫代碼就可以保證Verilog模塊綜合前和綜合后仿真的一致性。符合這樣條件的可綜合模塊是我們設計的目標,因為這種代碼是可移植的,可綜合到不同的FPGA和不同工藝的ASIC中,是具有知識產(chǎn)權價值的軟核。

4.4.1 有限狀態(tài)機(FSM)設計原理

有限狀態(tài)機是由寄存器組和組合邏輯構成的硬件時序電路。有限狀態(tài)機的狀態(tài)(即由寄存器組的1和0的組合狀態(tài)所構成的有限個狀態(tài))只可能在同一時鐘跳變沿的情況下才能從一個狀態(tài)轉(zhuǎn)向另一個狀態(tài)。

有限狀態(tài)機的下一個狀態(tài)不但取決于各個輸入值,還取決于當前所在狀態(tài)。這里指的是米里Mealy型有限狀態(tài)機,而莫爾Moore型有限狀態(tài)機的下一個狀態(tài)只決于當前狀態(tài)。

Verilog HDL中可以用許多種方法來描述有限狀態(tài)機,最常用的方法是用always語句和case語句。如圖4.1所示的狀態(tài)轉(zhuǎn)移圖表示了一個有限狀態(tài)機,例4.1的程序就是該有限狀態(tài)機的多種Verilog HDL模型之一。

圖4.1的狀態(tài)轉(zhuǎn)移圖表示了一個四狀態(tài)的有限狀態(tài)機。它的同步時鐘是Clock,輸入信號是A和Reset,輸出信號是F和G。

狀態(tài)的轉(zhuǎn)移只能在同步時鐘(Clock)的上升沿時發(fā)生,往哪個狀態(tài)的轉(zhuǎn)移則取決于目前所在的狀態(tài)和輸入的信號(Reset和A)。下面的例子是該有限狀態(tài)機的Verilog HDL模型之一。

例4.1:Gray碼有限狀態(tài)機模型1。

module  fsm (Clock, Reset, A,  F, G);           //模塊聲明
      input Clock, Reset, A;
      output F,G;
      reg F,G;
      reg [1:0] state ;

      parameter                                      //狀態(tài)聲明
            Idle  = 2’b00,  Start = 2’b01,
            Stop = 2’b10, Clear = 2’b11;

      always @(posedge Clock)
            if (!Reset) begin
                 state <= Idle;  F<=0; G<=0;      //默認狀態(tài)
            end
            else case (state)
                  idle:  begin                       //Idle狀態(tài)
                        if (A)  begin
                              state <= Start;
                              G<=0;
                        end
                        elsestate <= idle;
                  end
                  start:                              //Start狀態(tài)
                       if (!A)  state <= Stop;
                       else    state <= start;
                  Stop:  begin                       //Stop狀態(tài)
                       if (A) begin
                             state <= Clear;
                             F <= 1;
                       end
                       else   state <= Stop;
                       end
                  Clear: begin                        //Clear狀態(tài)
                        if (!A)  begin 
                             state <=Idle;
                             F <=0; G <=1;
                        end
                  else   state <= Clear;
                  end
            endcase
endmodule

也可以用下面的Verilog HDL模型來表示同一個有限狀態(tài)。


例4.2:獨熱碼有限狀態(tài)和模型。

module  fsm (Clock, Reset, A,  F, G);         //模塊聲明
      input Clock, Reset, A;
      output F,G;
      reg F,G;
      reg [3:0] state ;

      parameter                                    //狀態(tài)聲明
           Idle     = 4’b1000, 
           Start    = 4’b0100, 
           Stop     = 4’b0010,
           Clear    = 4’b0001;

      always @(posedge clock)
           if (!Reset) begin
                 state <= Idle;  F<=0; G<=0;    //默認狀態(tài)
           end
           else case (state)
                 Idle:  begin                      //Idel狀態(tài)
                      if (A)  begin
                            state <= Start;
                            G<=0;
                            end
                      else state <= Idle;
                 end
                 Start:                             //Start狀態(tài)
                       if (!A)  state <= Stop;
                             else  state <= Start;
                 Stop:  begin                      //Stop狀態(tài)
                       if (A) begin
                                  state <= Clear;
                                  F <= 1;
                             end
                       else  state <= Stop;
                 end
                 Clear: begin                      //Clear狀態(tài)
                       if (!A)  begin 
                             state <=Idle;
                             F<=0;  G<=1;
                       end
                       else   state <= Clear;
                 end
                 default:  state <=Idle;         //默認狀態(tài)
            endcase
endmodule


例4.2與例4.1的主要不同點是狀態(tài)編碼方式。例4.2采用了獨熱編碼,而例4.1則采用Gray碼,究竟采用哪一種編碼好要看具體情況而定。


對于用FPGA實現(xiàn)的有限狀態(tài)機建議采用獨熱碼。因為雖然采用獨熱編碼多用了兩個觸發(fā)器,但所用組合電路可省下許多,因而使電路的速度和可靠性有顯著提高,而總的單元數(shù)并無顯著增加。


采用了獨熱碼后有了多余的狀態(tài),就有一些不可到達的狀態(tài),為此在CASE語句的最后需要增加default分支項,以確保多余狀態(tài)能回到Idle狀態(tài)。


另外還可以用另一種風格的Verilog HDL模型來表示同一個有限狀態(tài)。在這個模型中,我們用always語句和連續(xù)賦值語句把狀態(tài)機的觸發(fā)器部分和組合邏輯部分分成兩部分來描述,如下所示。


例4.3:有限狀態(tài)機模型3

module  fsm (Clock, Reset, A,  F, G);               //模塊聲明
      input Clock, Reset, A;
      output F,G;
      reg [1:0] state ;
      wire [1:0] Nextstate;

      parameter                                         //狀態(tài)聲明
           Idle  = 2’b00,  Start = 2’b01, 
           Stop = 2’b10,   Clear = 2’b11;

      always @(posedge Clock)
           if (!Reset) begin
                 state <= Idle;                        //復位狀態(tài)
           end
           else
                state <= Nextstate;                   //狀態(tài)轉(zhuǎn)換

      assign Nextstate =                              //狀態(tài)變換條件
           (state == Idle ) ?   (A ?  Start : Idle):
           (state==Start ) ?   (!A ?  Stop  : Start ):
           (state== Stop ) ?   (A ?  Clear : Stop ):
           (state== Clear) ?   (!A ?  Idle   : Clear) : Idle;

      assign   F  = (( state == Stop) && A );       //狀態(tài)輸出
      assign   G =  (( state == Clear) && (!A || !Reset)) //狀態(tài)輸出
endmodule

 

下面是第4種風格的Verilog HDL模型來表示同一個有限狀態(tài)。在這個模型中,我們分別用沿觸發(fā)的always語句和電平敏感的always語句把狀態(tài)機的觸發(fā)器部分和組合邏輯部分分成兩部分來描述。


例4.4:有限狀態(tài)機模型4。

module  fsm (Clock, Reset, A,  F, G);           //模塊聲明
      input Clock, Reset, A;
      output F,G;
      reg [1:0] state, Nextstate;

      parameter                                      //狀態(tài)聲明
           Idle  = 2’b00,  Start = 2’b01, 
           Stop = 2’b10, Clear = 2’b11;

      always @(posedge Clock)
           if (!Reset) begin
                 state <= Idle;                   //默認狀態(tài)
           end
           else
                 state <= Nextstate;             //狀態(tài)轉(zhuǎn)換

      always @( state or A ) begin
           F=0;
           G=0;
           if (state == Idle) begin             //處于Idel狀態(tài)時,對A判斷
                 if (A)
                      Nextstate  =  Start;        //Start狀態(tài)
                 else
                      Nextstate  =  Idle;         //保持Idel狀態(tài)
                 G=1;
           end
           else if (state == Start)             //處于Start狀態(tài)時,對!A判斷
                 if (!A)
                      Nextstate  =  Stop;         //Stop狀態(tài)
                 else
                      Nextstate  =  Start;        //保持Start狀態(tài)
           else if (state == Stop)               //處于Stop狀態(tài)時,對A判斷
                 if (A)
                      Nextstate  =  Clear;        //Clear狀態(tài)
                 else
                      Nextstate  =  Stop;         //保持Stop狀態(tài)
           else if (state == Clear) begin      //處于Clear狀態(tài)時,對!A判斷
                 if (!A)
                      Nextstate  =  Idle;         //Idel狀態(tài)
                 else
                      Nextstate  =  Clear;        //保持Clear狀態(tài)
                 F=1;
                 end
           else
                 Nextstate= Idle;                 //默認狀態(tài)
      End
endmodule

 

上面4個例子是同一個狀態(tài)機的4種不同的Verilog HDL模型,它們都是可綜合的,在設計復雜程度不同的狀態(tài)機時有它們各自的優(yōu)勢。如用不同的綜合器對這4個例子進行綜合,綜合出的邏輯電路可能會有些不同,但邏輯功能是相同的。


下面講解有限狀態(tài)機設計的一般步驟。


(1)邏輯抽象,得出狀態(tài)轉(zhuǎn)換圖。
就是把給出的一個實際邏輯關系表示為時序邏輯函數(shù),可以用狀態(tài)轉(zhuǎn)換表來描述,也可以用狀態(tài)轉(zhuǎn)換圖來描述,這就需要完成以下任務。


① 分析給定的邏輯問題,確定輸入變量、輸出變量以及電路的狀態(tài)數(shù)。通常是取原因(或條件)作為輸入變量,取結果作為輸出變量。
② 定義輸入、輸出邏輯狀態(tài)的含意,并將電路狀態(tài)順序編號。
③ 按照要求列出電路的狀態(tài)轉(zhuǎn)換表或畫出狀態(tài)轉(zhuǎn)換圖。
這樣,就把給定的邏輯問題抽象到一個時序邏輯函數(shù)了。


(2)狀態(tài)化簡。
如果在狀態(tài)轉(zhuǎn)換圖中出現(xiàn)這樣兩個狀態(tài),它們在相同的輸入下轉(zhuǎn)換到同一狀態(tài)去,并得到一樣的輸出,則稱它們?yōu)榈葍r狀態(tài)。顯然等價狀態(tài)是重復的,可以合并為一個。電路的狀態(tài)數(shù)越少,存儲電路也就越簡單。狀態(tài)化簡的目的就在于將等價狀態(tài)盡可能地合并,以得到最簡的狀態(tài)轉(zhuǎn)換圖。


(3)狀態(tài)分配。
狀態(tài)分配又稱狀態(tài)編碼。通常有很多編碼方法,編碼方案選擇得當,設計的電路可以很簡單。反之,若編碼方案選得不好,則設計的電路就會復雜許多。


實際設計時,需綜合考慮電路復雜度與電路性能之間的折衷。在觸發(fā)器資源豐富的FPGA或ASIC設計中,采用獨熱編碼(one-hot-coding)既可以使電路性能得到保證,又可充分利用其觸發(fā)器數(shù)量多的優(yōu)勢。


(4)選定觸發(fā)器的類型并求出狀態(tài)方程、驅(qū)動方程和輸出方程。


(5)按照方程得出邏輯圖。

用Verilog HDL來描述有限狀態(tài)機,可以充分發(fā)揮硬件描述語言的抽象建模能力,使用always塊語句和case(if)等條件語句及賦值語句即可方便實現(xiàn)。具體的邏輯化簡及邏輯電路到觸發(fā)器映射均可由計算機自動完成。上述設計步驟中的第(2)、(4)、(5)步不再需要很多的人為干預,使電路設計工作得到簡化,效率也有很大的提高。


4.4.2  FSM設計實例


例4.5:宇宙飛船控制器的狀態(tài)機。

module  statmch1(   launch_shuttle, land_shuttle, start_countdown,
                       start_trip_meter, clk, all_systems_go,
                       just_launched, is_landed, cnt, abort_mission
                       );
      // I/O說明
      output launch_shuttle, land_shuttle, start_countdown,start_trip_meter;
      input  clk, just_launched, is_landed, abort_mission,all_systems_go;
      input  [3:0]  cnt;
      reg    launch_shuttle, land_shuttle, start_countdown,start_trip_meter;
      reg  [4:0]  present_state,  next_state;
      //設置獨熱碼狀態(tài)的參數(shù)
      parameter  HOLD=5'h1, SEQUENCE=5'h2, LAUNCH=5'h4;
      parameter  ON_MISSION=5'h8, LAND=5'h10;

      always @(negedge clk or posedge abort_mission) begin
            //把輸出設置成某個缺省值,在下面的case語句中就不必再設置輸出的缺省值
            {launch_shuttle, land_shuttle, start_trip_meter, start_countdown} = 4'b0;
            //檢查異步reset的值,即abort_mission的值
            if(abort_mission)
                 next_state = LAND;
            else begin
                 //如果abort_mission為零,把next_state賦值為present_state
                 next_state = present_state;
                 //根據(jù) present_state 和輸入信號,設置 next_state和輸出output
                 case ( present_state )
                      HOLD:                               //HOLD狀態(tài)
                            if(all_systems_go) begin
                                 next_state = SEQUENCE;
                                 start_countdown = 1;
                            end
                      SEQUENCE:                          //SEQUENCE狀態(tài)
                            if(cnt==0)
                                 next_state = LAUNCH;
                      LAUNCH: begin                     //LAUNCH狀態(tài)
                            next_state = ON_MISSION;
                            launch_shuttle = 1;
                            end
                      ON_MISSION:                       //ON_MISSION狀態(tài)
                            if(just_launched)
                                 start_trip_meter = 1; //取消使命前,一直留在使命狀態(tài)
                      LAND:                              //LAND狀態(tài)
                           if(is_landed)
                                 next_state = HOLD;
                           else land_shuttle = 1;
                      default:  next_state = 'bx;//把缺省狀態(tài)設置為'bx(無關)或某種已
                                                    //知狀態(tài),使其在做仿真時,在復位前就
                                                    //與實際情況相一致
                 endcase
           end                   // if-else語句結束
           present_state = next_state;        //把當前狀態(tài)變量設置為下一狀態(tài),
                                                   //待下一有效時鐘沿來到時,當前狀
                                                    //態(tài)變量已設置了正確的狀態(tài)值
     end                         //always塊結束
endmodule


4.4.3  設計可綜合狀態(tài)機的指導原則
(1)獨熱碼。
因為大多數(shù)FPGA內(nèi)部的觸發(fā)器數(shù)目相當多,又加上獨熱碼狀態(tài)機(one hot state machine)的譯碼邏輯最為簡單,所以在設計采用FPGA實現(xiàn)的狀態(tài)機時,往往采用獨熱碼狀態(tài)機(即每個狀態(tài)只有一個寄存器置位的狀態(tài)機)。


(2)case語句。
建議采用case、casex或casez語句來建立狀態(tài)機的模型。因為這些語句表達清晰明了,可以方便地從當前狀態(tài)分支轉(zhuǎn)向下一個狀態(tài)并設置輸出。


采用這些語句設計狀態(tài)機時,不要忘記寫上case語句的最后一個分支default,并將狀態(tài)變量設為'bx。這就等于告知綜合器:case語句已經(jīng)指定了所有的狀態(tài)。這樣綜合器就可以刪除不需要的譯碼電路,使生成的電路簡潔,并與設計要求一致。


如果將缺省狀態(tài)設置為某一確定的狀態(tài)(例如:設置default:state = state1),行不行呢?”這樣做有一個問題需要注意:因為盡管綜合器產(chǎn)生的邏輯和設置“default:state='bx”時相同,但是狀態(tài)機的Verilog HDL模型綜合前和綜合后的仿真結果會不一致。


為什么會是這樣呢?因為啟動仿真器時,狀態(tài)機所有的輸入都不確定,因此立即進入default狀態(tài)。如果通過設置將狀態(tài)變量設為state1,但是實際硬件電路的狀態(tài)機在通電之后,進入的狀態(tài)是不確定的,很可能不是state1的狀態(tài),這樣就會產(chǎn)生不必要的沖突。


因此,還是設置“default:state='bx”與實際硬件電路相一致。但在有多余狀態(tài)的情況下還是應將缺省狀態(tài)設置為某一確定的有效狀態(tài),因為這樣做能使狀態(tài)機若偶然進入多余狀態(tài)后仍能在下一時鐘跳變沿時返回正常工作狀態(tài),否則會引起死鎖。


(3)復位。
狀態(tài)機應該有一個異步或同步復位端,以便在通電時將硬件電路復位到有效狀態(tài),也可以在操作中將硬件電路復位(大多數(shù)FPGA結構都允許使用異步復位端)。


(4)惟一觸發(fā)。
目前大多數(shù)綜合器往往不支持在一個always塊中由多個事件觸發(fā)的狀態(tài)機(即隱含狀態(tài)機,implicit state machines)。因此為了能綜合出有效的電路,用Verilog HDL描述的狀態(tài)機應明確地由惟一時鐘觸發(fā)。


(5)異步狀態(tài)機。
異步狀態(tài)機是沒有確定時鐘的狀態(tài)機,它的狀態(tài)轉(zhuǎn)移不是由惟一的時鐘跳變沿所觸發(fā)。目前大多數(shù)綜合器不能綜合采用Verilog HDL描述的異步狀態(tài)機。


因此應盡量不要使用綜合工具來設計異步狀態(tài)機。因為目前大多數(shù)綜合工具在對異步狀態(tài)機進行邏輯優(yōu)化時會胡亂地簡化邏輯,使綜合后的異步狀態(tài)機不能正常工作。如果一定要設計異步狀態(tài)機,建議采用電路圖輸入的方法,而不要用Verilog HDL輸入的方法。


(6)狀態(tài)賦值。
Verilog HDL中,狀態(tài)必須明確賦值,通常使用參數(shù)parameters或宏定義define語句加上賦值語句來實現(xiàn)。


使用參數(shù)parameters語句賦狀態(tài)值如下所示:

parameter  state1 = 2 'h1,  state2 = 2 'h2;
...
current_state = state2;           //把current state設置成 2'h2
...

使用宏定義define語句賦狀態(tài)值如下所示:

'define state1  2 'h1
'define state2  2 'h2
...
current_state = 'state2;           //把current state設置成 2 'h2

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

阿聯(lián)酋迪拜2025年8月26日 /美通社/ -- 納斯達克上市公司Robo.ai Inc.今日正式宣布完成品牌煥新升級,并于8月26日正式啟用全新納斯達克股票代碼"...

關鍵字: AI 人工智能 代碼 智能科技

北京2025年8月13日 /美通社/ -- 近日,北京積算科技有限公司(以下簡稱"積算科技")推出一站式AlphaFold3在線算力服務,現(xiàn)已開放免費使用。其內(nèi)置優(yōu)化后的AlphaFold3模型,支持...

關鍵字: ALPHA 代碼 圖形化 蛋白質(zhì)

北京2025年7月21日 /美通社/ -- 浪潮信息宣布元腦企智一體機已率先完成對Kimi K2 萬億參數(shù)大模型的適配支持,并實現(xiàn)單用戶70 tokens/s的流暢輸出速度,為企業(yè)客戶高效部署應用大模型提供高處...

關鍵字: 模型 AGENT TOKEN 代碼

7月18日,一則“微信安卓安裝包出現(xiàn)5處fxxk”的話題,迅速登上微博熱搜,吸引了眾多網(wǎng)友的熱議和關注。

關鍵字: 代碼 程序員

共鑒AI未來,緬懷先輩貢獻 深圳 2025年5月21日 /美通社/ -- 5月16日下午,深圳市金澄智創(chuàng)AI+傳承迎來了喬遷之喜,一場意義非凡的活動在新址盛大舉行?;顒蝇F(xiàn)場星光熠熠,莊世平前輩之子莊榮新先生、南方財經(jīng)...

關鍵字: AI AI技術 BSP 代碼

C語言代碼優(yōu)化與性能提升是軟件開發(fā)中至關重要的一環(huán)。優(yōu)化C語言代碼不僅可以提高程序的執(zhí)行效率,還可以減少資源消耗,提升用戶體驗。

關鍵字: C語言 代碼

Qt 路線圖致力于實現(xiàn)與各行業(yè)技術棧的無縫集成,助力企業(yè)與開發(fā)者使用自選工具,更高效地構建、擴展和維護軟件解決方案。 芬蘭埃斯波 2025年5月7日 /美通社/ -- 在今日舉行的2025年Qt全球峰會上,Qt...

關鍵字: GROUP 生態(tài)系統(tǒng) 開發(fā)者 代碼

——首批"專家級數(shù)字員工"部署上崗,構建組織傳承與人才戰(zhàn)略的AI導師矩陣 北京2025年4月25日 /美通社/ -- 在生成式AI技術加速重構組織能力與人才機制的當下,如何留住專家經(jīng)驗、培養(yǎng)管理人才...

關鍵字: AI 智能體 矩陣 代碼

深圳2025年4月21日 /美通社/ --?近日,國家發(fā)展改革委公布第 31 批國家企業(yè)技術中心認定名單,華測檢測認證集團股份有限公司(股票代碼:300012.SZ,簡稱 "CTI 華測檢測")憑借在檢驗檢測領域的全鏈條...

關鍵字: TI IC 代碼 半導體

珠海2025年3月13日 /美通社/ -- 近期,AI工具DeepSeek引發(fā)廣泛關注,大量非專業(yè)投資者試圖借助其生成股票策略,卻面臨現(xiàn)實困境:平臺輸出的Python代碼策略對零編程基礎用戶存在極高使用門檻。即...

關鍵字: EPS 代碼 PSE AI
關閉