在Xilinx的FPGA中,4輸入的查找表可以配置成一個16位的移位寄存器來使用。這對于一些移位寄存器應用很多的場合,可有效地提高資源的利用率,節(jié)省邏輯資源。本節(jié)將會以4輸入的查找表為例,詳細介紹SRLC16的應用。對于更多輸入的查找表,如Virtex-5的6輸入查找表可以實現(xiàn)SRLC32,原理同SRLC16一樣。SRLC16是Xilinx在FPGA獨有的一種資源。
4輸入查找表實現(xiàn)的SRLC16的基本結構如圖1所示。移位寄存器的輸入可以是SHIFTIN或是DI,4位地址可以選擇內部的16位中的任意位輸出到D,MC15可以用來進位級聯(lián)到下一級輸入。對于其他SRLC16的變形模塊的端口和應用,請參考ISE工具中的相應器件的庫指南。

圖1 SRLC16的基本結構
SRLC16的可以用做一個16∶1的數(shù)據(jù)選擇器,數(shù)據(jù)選擇器的輸入是固定數(shù)。不用DI,LUT初始化成一個固定的值。SRLC16也可以用做一個可選輸出的移位寄存器,數(shù)據(jù)從Dl輸入。輸出的抽頭由A[3∶0]動態(tài)決定,如圖2所示。

圖2 SRLC16做可變抽頭的移位寄存器
SRLC16也可以直接作為一個小的模塊來調用,verilog的調用模板如下:


來源:ks990次





