日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 工業(yè)控制 > 電子設計自動化

  0 引言

  隨著數(shù)字技術、微機和模數(shù)轉換技術的研究與進展,作為模擬和數(shù)字信號接口電路的模數(shù)轉換器(ADC)得到了廣泛應用。由于ADc中的重要組成單元——采樣/保持(S/H)電路的精度和速度直接決定ADC的性能,所以設計高性能S/H電路是改善ADC性能的重要一環(huán)。目前研究S/H電路的文獻有不少,例如文獻[1]設計了電荷翻轉型S/H 電路,但該文未考慮開關導通電阻對電路性能的影響,S/H電路具有較大的失真;文獻[2]設計的S/H電路雖然考慮開關對電路的影響,但未曾考慮全差分運放電路共模輸出電壓對靜態(tài)工作點的影響。為了解決傳統(tǒng)S/H電路失真大和靜態(tài)工作點不穩(wěn)定的問題,采用0.25 μm BiCMOS工藝,設計了一款高速率、高精度的10位全差分BiCMOS S/H電路。文中改進型自舉開關電路和雙通道開關電容共模反饋電路(CMFB)設計具有創(chuàng)新性。

  1 整體設計思路

  圖1為 s/H電路的結構,Ucm為運放的共模輸入電壓,采樣開關N1和N2設計為圖2的自舉開關,N3~N8采用NMOS開關,以上開關在相應的時鐘信號為高電平時閉合。當φ1d為高電平、φ2為低電平時,輸入電壓uI通過電容CS進行采樣;當φ1d低電平、φ2高電平時,電路進入保持階段,uI經(jīng)過采樣電容 CS和反饋通道連接至運放輸出端,輸出端負載由CL驅動,這樣的采樣電路結構使反饋系數(shù)接近于1。根據(jù)推導,在采樣階段,CMOS開關工作在線性區(qū),采樣開關管柵-源電壓UGS與輸入電壓uI的關系為

  UGS=UCP-UIsin(2πfIt)(1)

  式中:UI為輸入電壓uI的幅值;fI為輸入信號頻率;UCP為采樣時鐘信號的幅值。在保持階段φ2導通,CS的下極板直接與運放的輸出端相連接,uI通過采樣電容傳輸至輸出端;當采樣階段過渡到保持階段時,CMOS器件出現(xiàn)溝道電荷注入,同時在保持階段由于電容耦合,會出現(xiàn)時鐘反饋通道。因此利用下極板采樣技術降低開關動作時對采樣信號的影響,兩個階段CS上存儲的正負電荷相互抵消,從而消除了運放工作時產(chǎn)生的誤差。另外,選取合適的時間常數(shù)RC可以提高采樣速率。

  2 輸入端柵-源自舉開關的設計

  當 uI="UIsin"(2πfIt)時,圖1中的CMOS開關N1和N2的導通電阻與輸入信號呈非線性關系,因此對連續(xù)時間信號采樣時,會產(chǎn)生信號失真和幅度波動,這限制了采樣速率和S/H電路的開啟時間;且CMOS開關的柵.源電壓越大,導通電阻越小。若將N1和N2設計為柵-源自舉開關,就能保證N1和 N2的柵-源電壓不超出VDD,則導通電阻接近于常數(shù)并使失真降到最低。于是設計的柵.源自舉開關如圖2所示,CP為高電平時,VN1和VN2導通,電容 C3充電至VDD,VN8和VN6導通,VN7關閉。CP為低電平時,VN1,VN2和VN8斷開,VP4,VH5和VN7導通,C3上電壓就經(jīng)過 VP4,VN7和VN5加至VP5上,其柵-源電壓UGS=VDD;當CP為高電平時,柵-源自舉開關Nl和N2導通,CP為低電平時柵.源自舉開關N1 和N2關斷。在CP相VN6導通,A點電壓較高,開關VN1和VN2呈現(xiàn)阻性負載,因此存在著如圖2中虛線所示的泄漏電流ID,嚴重制約運放增益的提高。采用VP6進行鉗位,使得CP相VN6處于關閉狀態(tài),并使采樣開關N1和N2自舉電壓提高10%,泄漏電流減小40%。由于存在著襯偏效應,所以N1和 N2的導通電阻不能保持為定值,采用小尺寸的VP5不但可減小導通電阻,而且能改善線性度。圖2中輸出緩沖電容C4起到隔離作用。

  3 全差分運放的設計

  對于圖1采樣/保持電路,在φld時刻對輸入差分信號采樣,φ2時刻將前一時刻存儲于Cs上的電荷傳到輸出端,φ1為下極板采樣開關N3和N4的控制時鐘信號,它比時鐘信號φ1d延時t1,使開關N3和N4先于開關N1和N2開通或關斷。圖3為圖1電路所要求的時鐘信號:設計的S/H電路是一個零階采樣電路,因為在采樣階段N7和N8都導通,輸人和輸出信號具有相同的直流分量;在采樣和保持階段電壓變化不明顯,但每一個采樣階段運放的輸出電壓都要置為0 V。因此,所設計全差分運放除了具有高速、高精度性能外,還要有輸入、輸出端短路的特性。

  圖 4為多增益級折疊式共柵-共源運放電路,采用Q1和Q2雙極型晶體管(BJT)差動輸入方式,共柵-共源鏡像電流源VP3和VP4,VP1和VP2作為有源負載,藉此提高運放的電壓增益;采用Q3,Q4和Q5,Q6共基-共射電路作為運放的差動輸出級,以增強運放的負載驅動能力并具有高速特性;開關電容構成共模反饋電路(CMFB),可使運放的輸出信號和輸入信號的直流分量相等;UB1,UB2,UB3和UB4為偏置電壓。轉換時間tC和建立時間tS分別約為采樣周期TS的1/8和3/8。經(jīng)過計算,當fS為250 MHz時,tC=0.5 ns,tS=1.5 ns。這就要求轉換速率(SR)為500 V/μs,計算公式如下:SR=UP-P/tC(式中UP-P為輸入電壓峰-峰值,UP-P=250 mV)。為使運放獲得較高的直流增益和高精度,所設計S/H電路的絕對誤差δ≤±ULSB/2,它的輸出電壓有效值U。與直流增益A、采樣電容CS及寄生電容CP的關系式為

  Uo≈UI[1-(1+CP/CS)/A](2)

  由式(2)可見,通過增大運放的直流增益A來減小增益誤差(1+Cp/Cs)/A,可使Uo與UI之間的偏差小于1/2N+1(N是系統(tǒng)所要得到的精度位數(shù))。因而對于10位系統(tǒng),電壓增益至少為67.21 dB,此時CP≈0.12 pF。考慮到電路提速的要求,取CS=1 pF。對于線性采樣電路來說,為使tS=0.375 7TS,取單位增益帶寬fT大于725MHz。fT與反饋系數(shù)F、建立時間常數(shù)τS之間有如下關系

  fT>1/2π(FτS)=1/2π[F(tS/7.6)] (3)

  式中:建立時間tS=7.6τs,F(xiàn)=0.89。與CMOS運放相比,BiCMOS運放不但具有高增益、低噪聲特性,而且具有較短的建立時間ts,速度較快,尤其是其相位裕度大于45°,因此運放的工作性能穩(wěn)定。

  4 雙通道共模反饋電路的設計

  因為全差分折疊式運放的共模輸出電壓對器件的適配情況較為敏感,所以在運放中加入雙通道開關電容CMFB電路,可以達到穩(wěn)定其靜態(tài)工作點和增大共模輸出電壓擺幅的目的。圖5為采用開關電容結構設計的共模反饋電路,用以穩(wěn)定輸出擺幅和電路阻抗。設計的CMFB電路通過對共模輸出電壓進行反饋校正,確保運放輸入和輸出短路。圖5中uO+和uO-為運放的輸出電壓,uc為運放的理想共模輸出電壓,uc=(uO++uO-)/2,uc作為圖4中VP和VP構成的共柵 -共源電流源I3和I4的柵極電壓。共模反饋系數(shù)β=2CS/(2CS+CP),圖5φ1和φ2為時鐘信號,其中的開關均為PMOS管;φ1時刻開關電容 CS進行充電,φ2時刻非開關電容Cc產(chǎn)生輸出電壓的平均值,用以形成控制運放電流源IS的電壓。CC上的直流電壓由CS決定,CS和CC并聯(lián)在UB1和 UB2兩個偏置電壓之間起開關作用,UB2=uc-VDD,CS為0.1~0.25 CC。圖6是電源電壓為1.2 V,輸入電壓uI峰-峰值為0.6 V,采用0.18 μm CMOS工藝,共模輸出電壓uc的仿真波形。由圖6可截出uc的最大輸出電壓幅值Ucm≈600 mV,運放達到共模輸出電壓的穩(wěn)定時間tW=(4.135-4.12)×10-7s≈1.5 ns。

  5 實驗結果與分析

  利用Cadence Spectre軟件工具的仿真環(huán)境,采用SMIC公司0.25μm標準BiCMOS工藝,進行了模擬仿真實驗。實驗運放電路的參數(shù)如下:輸入信號頻率fI 為0~10 MHz的正弦波電壓,共模輸入電壓為1.5 V,UP-P=1 V,fS=250 MHz,輸出端負載電容CL=0.5 pF。從圖7采樣放大器的頻響曲線可見:運放直流電壓增益A=72 dB,單位增益帶寬fT=1.6 GHz;S/H電路的反饋系數(shù)F=0.89時,對應的相位為-107.9°,故相位裕度Pm為72.1°,滿足系統(tǒng)大于725 MHz的帶寬要求,同時相位裕度大于45°,因而所設計的系統(tǒng)是穩(wěn)定的。圖8為所設計的S/H電路,經(jīng)仿真實驗獲得的離散傅里葉變換(DFT)頻譜分布,可見當fI=10 MHz,fS=250 MHz時,S/H電路的SFDR=-61 dB,SNR=62 dB,三次諧波電壓201gU3=-105.6 dB,SNR大于50 dB,此時S/H分辨率ENOB=(SNR-1.76)/6.02>10位,滿足10位ADC的性能要求。表1為運放的仿真結果,建立時間 tS="1".37 ns,轉換速率SR=500 V/μs,功耗PD=8 mW,tS較短,SR較高,PD較低,符合ADC的高速要求。表2為所設計的S/H電路與其他文獻S/H電路的仿真結果性能對比情況,由表可見,所設計的 S/H電路的fS=250 MHz,采樣頻率適中;其VDD=3 V,比文獻[3]中的S/H電路低0.3 V,而功耗PD=10.85 mW,介于前兩者之間,比文獻[3]S/H電路降低15.15 mW;但它具有10位的高精度,比文獻[3]S/H電路提高了兩個精度等級。

  6 結論

  采用0.25μm SiGe BiCMOS工藝,在全差分折疊式BiCMOS運放的基礎上設計了S/H電路。文中設計的S/H電路,采用下極板采樣和改進型自舉開關新技術,從而提高了采樣速率和線性度。由實驗數(shù)據(jù)可知,設計的全差分折疊式BiCMOS運放具有高增益、高精度和高增益帶寬性能,運放中在關鍵部位、選用有限數(shù)目的BJT使電路擁有較快的轉換速率和大電流驅動能力,且運放的建立時間有所降低;而新設計的雙通道共模反饋(CMFB)電路,既穩(wěn)定了靜態(tài)工作點,又改善了溫度穩(wěn)定性;另外,所設計的S/H電路中的采樣開關統(tǒng)一設置為CMOS開關,故功耗大為降低。由于當fI=10 MHz,fS=250 MHz時S/H電路的仿真結果滿足了10位精度ADC的性能要求,所以該款S/H電路對于高速、低壓、低耗的ADC和其他微處理器及信號調理電路的設計都具有指導作用。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

本文介紹一款小尺寸、功能強大、低噪聲的單芯片同步升壓轉換器。文章重點介紹了該集成電路的多個特性。這些特性能夠增強電路性能,并支持定制,以滿足各種應用的要求。

關鍵字: 升壓轉換器 集成電路 電路

在電子電路設計領域,放大器是極為關鍵的元件,用于增強電信號的幅度,以滿足各類電子設備的需求。內(nèi)置增益設置電阻的放大器和分立差動放大器是兩種常見類型,它們在電路結構、性能表現(xiàn)、成本以及設計靈活性等方面存在諸多不同。深入了解...

關鍵字: 放大器 電信號 電路

在電子設備的保護領域,雙向 TVS 管(瞬態(tài)電壓抑制二極管)發(fā)揮著至關重要的作用,能有效抵御瞬態(tài)過電壓對電路的損害。雙向 TVS 管根據(jù)內(nèi)部結構的不同,可分為共陰和共陽兩種類型,它們在諸多方面存在顯著差異。深入了解這些區(qū)...

關鍵字: 瞬態(tài)電壓抑制二極管 雙向 電路

在電子電路的世界里,電感是一種不可或缺的元件,它如同一個 “電慣性” 的守護者,默默影響著電路中電流的變化。電感量與流過電感的電流之間存在著復雜而精妙的關系,深入理解這種關系,對于掌握電路原理、設計電子設備以及解決實際電...

關鍵字: 電流 電感量 電路

電氣設計領域常用的圖紙包括電氣原理圖、電器元件布置圖、電氣安裝接線圖以及二次電路圖。

關鍵字: 電路 原理圖

一直以來,可控硅都是大家的關注焦點之一。因此針對大家的興趣點所在,小編將為大家?guī)砜煽毓璧南嚓P介紹,詳細內(nèi)容請看下文。

關鍵字: 可控硅 萬用表 電路

在電子電路的世界里,電阻是最基礎且不可或缺的元件之一,它如同電路中的 “交通指揮員”,通過阻礙電流的流動,實現(xiàn)對電壓、電流的精準調控,保障各類電子設備的正常運行。然而,在實際應用中,電阻會因各種因素出現(xiàn)損壞,進而影響整個...

關鍵字: 電阻 電路 電流

在電子電路的廣袤世界里,電感線圈作為一種基礎且關鍵的電子元件,默默發(fā)揮著不可或缺的作用。從日常使用的手機、電腦,到復雜精密的工業(yè)控制設備、通信基站,電感線圈無處不在。它能夠儲存和釋放電磁能量,實現(xiàn)濾波、振蕩、變壓等多種功...

關鍵字: 電感線圈 電子元件 電路

為增進大家對集成電路的認識,本文將對集成電路的分類以及集成電路的替換方法予以介紹。

關鍵字: 電路 指數(shù) 集成電路

為增進大家對集成電路的認識,本文將對集成電路的核心器件以及檢測集成電路好壞的方法予以介紹。

關鍵字: 電路 指數(shù) 集成電路
關閉