日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式動(dòng)態(tài)
[導(dǎo)讀]隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們?cè)谇度胧较到y(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。

隨著消費(fèi)電子、物聯(lián)網(wǎng)等領(lǐng)域的不斷發(fā)展,用戶需求也越來越復(fù)雜和多樣,因此我們?cè)谇度胧较到y(tǒng)設(shè)計(jì)中必須選擇合適的處理器(SoC)系統(tǒng),當(dāng)然我們也需要考慮成本、功耗、性能、I/O資源等方面,但是隨著實(shí)踐案例的增多FPGA越來越成為嵌入式系統(tǒng)設(shè)計(jì)的主流選擇。

Xilinx作為可編程邏輯器件(FPGA)的行業(yè)領(lǐng)導(dǎo)者提供了豐富的器件和簡(jiǎn)捷的開發(fā)工具,下面從以下幾方面向大家介紹:

FPGA/SoC:最早我們都采用的是純FPGA設(shè)計(jì),利用FPGA的資源實(shí)現(xiàn)軟核處理器比如Microblaze、Picoblaze等,現(xiàn)在Xilinx推出了Zynq SoC和Zynq UltraScale+ MPSoC系列,它們集成的是硬核處理器(雙核ARM Cortex-A9 CPU或者Quad-A53+Dual-R5 GPU),這不僅帶來了性能、功耗、性價(jià)比方面的改進(jìn),同時(shí)也減小的PCB尺寸;

功耗:Xilinx Zynq UltraScale+ MPSoC系列在之前純FPGA器件的基礎(chǔ)上的確進(jìn)行了非常大的改進(jìn),它支持多種電源模式:Full-Power模式;Low-Power模式;Sleep模式,DRAM暫停;Power-Off模式,提供豐富靈活的電源管理方案,在性能和功耗兩者之間靈活的切換;

模擬量處理:早在Virtex系列上就集成了ADC功能,但是這只限于監(jiān)測(cè)器件內(nèi)部的模擬量,比如電壓、溫度等。之后再7系列上集成了兩個(gè)1Msamples/sec@12-bits ADC模塊,支持內(nèi)部和外部模擬量的采集,Zynq UltraScale+ RFSoC則集成了更高性能的ADCs/DACs模塊:4Gsamples/sec@12 bits ADCs / 6.5Gsamples/sec@14 bits DACs,可應(yīng)用于15G、雷達(dá)等領(lǐng)域。

安全方面:我們都知道FPGA的啟動(dòng)文件時(shí)比特流(bitstream)形式,Xilinx Zynq-7000 SoC和Zynq UltraScale+ MPSoC都支持加密的比特流,加載到處理器后進(jìn)行安全解密啟動(dòng)。

開發(fā)工具:對(duì)于工程師來講最重要的還是開發(fā)工具,好用的開發(fā)工具可以事半功倍。與Xilinx Zynq 7000系列同時(shí)推出的Vivado工具集成了豐富的功能:IP integrator(IPI)是一款圖形化的IP設(shè)計(jì)插件;HLS(High Level Synthesis,高層次綜合)支持工程師使用C/C++語言生成HDL功能代碼。此外SDSoC則是一個(gè)完整的系統(tǒng)、軟件和硬件設(shè)計(jì)工具,支持完全采用C/C++語言實(shí)現(xiàn)嵌入式系統(tǒng)軟硬件功能開發(fā),SDAccel則是一款基于OpenCL開發(fā)框架的設(shè)計(jì)工具。

由此可見FPGA/SoC供應(yīng)商已經(jīng)花費(fèi)大量的精力來優(yōu)化器件并且完善開發(fā)工具,使它們更易于應(yīng)用到嵌入式系統(tǒng)設(shè)計(jì)中,同時(shí)我們的學(xué)習(xí)過程也會(huì)比過去更容易,在不遠(yuǎn)的將來FPGA/SoC將會(huì)獲得更廣泛的應(yīng)用。

原文鏈接:https://forums.xilinx.com/t5/Xcell-Daily-Blog/When-and-why-is-it-a-good-idea-to-use-an-FPGA-in-your-embedded/ba-p/820625

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除( 郵箱:macysun@21ic.com )。
換一批
延伸閱讀

隨著嵌入式系統(tǒng)不斷發(fā)展,應(yīng)用領(lǐng)域從工業(yè)自動(dòng)化、車聯(lián)網(wǎng)到先進(jìn)的物聯(lián)網(wǎng)設(shè)備日益豐富和復(fù)雜,設(shè)計(jì)人員在性能、靈活性與可靠性之間的平衡面臨越來越多的挑戰(zhàn)。具備設(shè)計(jì)可擴(kuò)展性和多樣化外設(shè)集成能力,成為應(yīng)對(duì)這些挑戰(zhàn)、讓設(shè)計(jì)具備未來適應(yīng)...

關(guān)鍵字: 嵌入式系統(tǒng) MCU 車聯(lián)網(wǎng)

中國(guó),上?!?026年3月26日——低功耗可編程領(lǐng)域的領(lǐng)導(dǎo)者,萊迪思半導(dǎo)體(NASDAQ: LSCC)今日宣布正式加入英偉達(dá)(NVIDIA) Halos AI系統(tǒng)檢測(cè)實(shí)驗(yàn)室生態(tài)體系。該實(shí)驗(yàn)室是首個(gè)獲得美國(guó)國(guó)家標(biāo)準(zhǔn)協(xié)會(huì)認(rèn)...

關(guān)鍵字: 物理人工智能 傳感器 FPGA

具備彈性選項(xiàng)與先進(jìn)存儲(chǔ)數(shù)據(jù)流量管理功能的 FlexNoC 互連 IP,助力瑞薩電子打造面向自動(dòng)駕駛汽車的高能效、低延遲、高性能系統(tǒng)級(jí)芯片(SoC),并支持功能安全。

關(guān)鍵字: 片上網(wǎng)絡(luò) SoC 自動(dòng)駕駛

在工業(yè)自動(dòng)化的“神經(jīng)網(wǎng)絡(luò)”中,EtherCAT憑借其獨(dú)特的“飛過處理”機(jī)制,已成為實(shí)時(shí)控制領(lǐng)域的王者。不同于傳統(tǒng)以太網(wǎng)的存儲(chǔ)轉(zhuǎn)發(fā),EtherCAT數(shù)據(jù)幀在經(jīng)過每個(gè)從站時(shí),硬件直接從中提取數(shù)據(jù)并插入響應(yīng),這種“邊飛邊修”的...

關(guān)鍵字: EtherCAT FPGA 總線

在復(fù)雜的SoC芯片設(shè)計(jì)流程中,硬件與軟件的“割裂”往往是導(dǎo)致項(xiàng)目延期的元兇。當(dāng)RTL代碼還在仿真階段時(shí),軟件團(tuán)隊(duì)只能基于指令集模擬器(ISS)進(jìn)行開發(fā),不僅速度慢如蝸牛,且無法捕捉真實(shí)硬件的時(shí)序細(xì)節(jié)。此時(shí),F(xiàn)PGA原型驗(yàn)...

關(guān)鍵字: SoC 硬件加速 FPGA

在工業(yè)4.0浪潮中,邊緣計(jì)算網(wǎng)關(guān)正成為連接物理世界與數(shù)字世界的核心樞紐。面對(duì)多路傳感器產(chǎn)生的海量數(shù)據(jù)洪流,傳統(tǒng)單芯片架構(gòu)已難以滿足實(shí)時(shí)性與算力的雙重需求。NVIDIA Jetson與FPGA的異構(gòu)組合,通過"前端FPGA...

關(guān)鍵字: 邊緣計(jì)算 NVIDIA Jetson FPGA

在高速網(wǎng)絡(luò)通信領(lǐng)域,F(xiàn)PGA憑借其并行處理能力成為實(shí)現(xiàn)以太網(wǎng)MAC(媒體訪問控制)層的理想平臺(tái)。然而,面對(duì)1G甚至10Gbps的線速流量,傳統(tǒng)的“軟件式”逐包處理早已力不從心。構(gòu)建高效的包處理流水線(Packet Pro...

關(guān)鍵字: 以太網(wǎng) MAC FPGA

在FPGA實(shí)現(xiàn)數(shù)字信號(hào)處理(DSP)算法時(shí),DSP Slice作為專用硬件資源,其利用效率直接影響系統(tǒng)性能與成本。本文聚焦乘加運(yùn)算(MAC)的優(yōu)化實(shí)現(xiàn),分享流水線設(shè)計(jì)與資源復(fù)用的實(shí)用技巧,幫助開發(fā)者在有限資源下實(shí)現(xiàn)更高吞...

關(guān)鍵字: FPGA DSP

在異構(gòu)計(jì)算的浪潮中,F(xiàn)PGA憑借其可重構(gòu)特性與高能效比,成為突破算力瓶頸的“利刃”。然而,當(dāng)我們?cè)噲D通過OpenCL將FPGA納入統(tǒng)一計(jì)算平臺(tái)時(shí),一個(gè)巨大的幽靈始終盤旋在系統(tǒng)上方——內(nèi)存帶寬瓶頸。PCIe總線的有限帶寬與...

關(guān)鍵字: OpenCL FPGA

將成熟的ASIC設(shè)計(jì)遷移至FPGA平臺(tái),絕非簡(jiǎn)單的“復(fù)制粘貼”。ASIC設(shè)計(jì)追求極致的能效比和定制化物理布局,而FPGA受限于固定的邏輯單元(LUT、FF、DSP、BRAM)架構(gòu),直接移植往往導(dǎo)致資源利用率低下甚至?xí)r序收...

關(guān)鍵字: ASIC FPGA
關(guān)閉