日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 消費電子 > 消費電子
[導讀]傳統(tǒng) I2S—為何要包括系統(tǒng)時鐘?過去,我們在討論音頻話題時,偶爾會提及 I2S。我在以前的一些文章中提到過 I2S,其他人在做音頻研究時也都會提到它。簡而言之,它是一

傳統(tǒng) I2S—為何要包括系統(tǒng)時鐘?過去,我們在討論音頻話題時,偶爾會提及 I2S。我在以前的一些文章中提到過 I2S,其他人在做音頻研究時也都會提到它。簡而言之,它是一種將立體聲數(shù)據(jù)從一端傳輸至另一端的同步方法。大多數(shù)人認為 I2S 有三種信號:數(shù)據(jù):輸入或者輸出數(shù)據(jù)位時鐘 (Bitclock,BCK):確立數(shù)據(jù)流中兩個相鄰位之間邊界的信號左/右時鐘 (LRCK)/字時鐘 (Wordclock):一個在采樣速率下運行、占空比為 50% 的慢時鐘,它確立數(shù)據(jù)流中兩條相鄰通道(左和右)之間的邊界。I2S 的幕后英雄是主時鐘 (MCK),也稱作系統(tǒng)時鐘 (SCK),它常常被數(shù)字信號處理器 (DSP) 程序員和其他處理器愛好者們忽略。主時鐘 (MCK/SCK),通常為一個64、128、256 和 512 倍采樣速率 (FS) 的時鐘。它可以由一個輸入引腳直接提供,也可以通過一個鎖相環(huán)路 (PLL) 在某些器件內部產(chǎn)生。一般而言,DSP 不需要音頻主時鐘,因為它們能夠以一種完全不同的速率對數(shù)據(jù)進行處理,然后在 BCK 和 LRCK 的驅動下,讓數(shù)據(jù)以某種速率進入輸出緩沖器(或者通過輸入緩沖器接收數(shù)據(jù))。如果您能暫時將注意力從您的處理器上移開,您會發(fā)現(xiàn)音頻主時鐘重要得多。大多數(shù) MCK/SCK 輸入的音頻轉換器,都要求時鐘同步,而有一些則允許異相位。這就意味著,它們需要由相同的高速時鐘來提供,然后被除小。我接觸過的一些客戶會突發(fā)靈感地告訴我:“我的 ADC 需要一個 MCK,但它離我的 DAC 太遠。因此,我要在每個轉換器旁邊放置一個晶體……”有這種想法可以理解,但請您“千萬別這么做!”您在購買晶體時,無法保證它剛好為 48.000 kHz。您的模數(shù)轉換器 (ADC) 晶體的運行精確度可能會為 +5%,而數(shù)模轉換器 (DAC) 的運行精確度可能為 –5%。這樣的精確度,會給您的設計帶來災難性的后果!這是為什么呢,下面將為您娓娓道來。用于 I2S用于音頻 ADC 的主時鐘如圖 1 所示,高速主時鐘(例如:24.576 MHz 時鐘)用于驅動 ADC 的過采樣調制器。之后,來自過采樣調制器的數(shù)據(jù)被消減分解成 LRCK 給定的采樣速率。當 ADC 運行在主模式(生成 BCK 和 LRCK,作為輸出)下時,ADC 只是對 MCK/SCK 進行劃分,產(chǎn)生 LRCK 和 BCK 信號。這就對啦!LRCK/BCK 和主時鐘被同步—相位也可能同步(除非它是一個特殊分割器)。圖 1 通用 ADC 結構圖如果作為一個從器件,并且主時鐘不同步,則它產(chǎn)生的數(shù)據(jù)會過多或者過少,以至于數(shù)字抽取器無法剛好適合于輸出字。在這種條件下,許多 ADC 會拒絕流傳輸數(shù)據(jù)。DAC 也是如此。圖 2 顯示了一個高級 DAC 結構圖。此處,需要通過 MCK/SCK 運行內插器,而 MCK/SCK 同時還驅動△∑ 調制器。如果 MCK/SCK 不是采樣速率的整倍數(shù) (64/128/256/512),則在 △∑ 調制器輸出端可能會出現(xiàn)錯誤數(shù)據(jù)。圖 2 通用 DAC 結構圖我在哪里/如何生成 MCK/SCK 呢?在當今的工業(yè)應用中,CMOS 振蕩器由許多晶體振蕩器支持,并緊靠這些晶體振蕩器。它們都擁有非常好的精確度和較低的抖動。偶爾會用到壓控振蕩器 (VCO),但它們會受到其輸出抖動的困擾。許多現(xiàn)代的音頻轉換器現(xiàn)在都集成了一個 PLL,以通過慢 BCK 產(chǎn)生 MCK。這樣做很有效。但是,您應該注意,使用 PLL 時始終都會有產(chǎn)生抖動的可能,從而降低了音頻性能。另外,我建議,如果在晶體源驅動 ADC 或是 DAC 兩者之間選擇,請您選擇通過一個晶體產(chǎn)生源來運行 ADC。如果輸入很糟糕,那么您做什么都于事無補?。ň拖衲豢赡馨褷€泥打磨光亮!)因此,我的建議遵循的原則是:如果轉換器為一個 I2S 從器件,則您必須通過相同源(如果轉換器帶有,則可以依靠內部 PLL),提供所有三個 I2S 時鐘(MCK、BCK 和 LRCK)。如果轉換器為一個 I2S 主器件,則請確定能夠提供一個可靠的無抖動 MCK源。然后,讓轉換器自己分配。在可能的情況下,讓 ADC 通過一個可靠的低抖動 MCK 源在主模式下運行。這樣做可以確保最低抖動和最小高頻失真。建議參閱資料:《關于抖動》,作者:Dan Lavry,Lavry 工程公司,版權所有© 1997。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

隨著在線會議、直播和游戲語音交流的普及,高質量的音頻輸入設備變得越來越重要。為此,邊緣AI和智能音頻專家XMOS攜手其全球首家增值分銷商飛騰云科技,利用其集邊緣AI、DSP、MCU和靈活I/O于一顆芯片的xcore處理器...

關鍵字: AI DSP MCU

在科技飛速發(fā)展的當下,人工智能(AI)正以前所未有的態(tài)勢滲透到各個領域,其中助聽器行業(yè)也因 AI 技術的融入而迎來了一場意義深遠的音頻革命。這場革命不僅為聽障人士帶來了全新的希望,更重新定義了他們與聲音世界的連接方式。

關鍵字: 人工智能 助聽器 音頻

多DSP集群的實時信號處理系統(tǒng),通信拓撲的優(yōu)化直接決定任務調度效率與系統(tǒng)吞吐量。RapidIO與SRIO作為嵌入式領域的主流互連協(xié)議,其帶寬利用率差異與QoS配置策略對集群性能的影響尤為顯著。以無線基站、雷達陣列等典型應...

關鍵字: DSP 通信拓撲優(yōu)化

隨著5G網(wǎng)絡普及與物聯(lián)網(wǎng)設備爆發(fā)式增長,邊緣計算正從概念驗證走向規(guī)?;渴稹?jù)IDC預測,2025年全球邊緣數(shù)據(jù)量將占總體數(shù)據(jù)量的50%,這對邊緣節(jié)點的實時處理能力提出嚴苛要求。在此背景下,AI加速器的DSP化趨勢與可重...

關鍵字: AI加速器 DSP

在工業(yè)控制領域,數(shù)字信號處理器(DSP)的性能直接決定了系統(tǒng)的實時控制能力和可靠性。德州儀器(TI)的C2000系列芯片憑借其卓越的采樣、控制和功率管理能力,長期以來在全球工業(yè)控制市場占據(jù)絕對領導地位,廣泛應用于能源、電...

關鍵字: TI C2000 DSP 格見半導體 芯來 RISC-V 工控
關閉