采用Xilinx公司的Virtex-5系列FPGA設(shè)計(jì)了一個用于多種高速串行協(xié)議的數(shù)據(jù)交換模塊,并解決了該模塊實(shí)現(xiàn)中的關(guān)鍵問題。該交換模塊實(shí)現(xiàn)4X模式RapidIO協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,以及自定義光纖協(xié)議與4X模式PCI Express協(xié)議之間的數(shù)據(jù)交換,實(shí)現(xiàn)了單字讀寫以及DMA操作,并提供高速穩(wěn)定的傳輸帶寬。
依據(jù)Micon公司MI—MVl3型高幀頻互補(bǔ)金屬氧化物半導(dǎo)體(CMOS)圖像傳感器驅(qū)動控制時序關(guān)系,設(shè)計(jì)了高幀頻相機(jī)驅(qū)動控制時序。選用Actel公司復(fù)雜的可編程邏輯器件及其開發(fā)系統(tǒng),并利用硬件描述語言實(shí)現(xiàn)了驅(qū)動時序及控制時序。實(shí)驗(yàn)表明,設(shè)計(jì)的控制驅(qū)動時序完全能滿足圖像傳感器的要求。
在強(qiáng)度圖表上繪制一個數(shù)據(jù)塊以后,笛卡爾平面的原點(diǎn)將移動到最后一個數(shù)據(jù)塊的右邊。圖表處理新數(shù)據(jù)時,新數(shù)據(jù)出現(xiàn)在舊數(shù)據(jù)的右邊;如圖表顯示己滿,則舊數(shù)據(jù)將從圖表的左邊界移出,這一點(diǎn)類似于帶狀圖表。 例:創(chuàng)建二
ARMv8系列,是ARM史上第一個64位的系列,Cortex-A53是ARM有史以來開發(fā)的功耗效率最高的應(yīng)用處理器,它也是能夠很好地?fù)?dān)任big.LITTLE的一些應(yīng)用。
摘要:以PCI9054為例,介紹了在Linux操作系統(tǒng)下,PCI的驅(qū)動過程,同時針對Linux內(nèi)核版本2.4,介紹了PCI驅(qū)動的靜態(tài)加載方法,最后通過硬件對該P(yáng)CI驅(qū)動程序進(jìn)行了簡單測試。 關(guān)鍵詞:Linux;pci9054;靜態(tài)加載O 引言
任意波形發(fā)生器( Arbit rary Waveform Generato r,AWG) 是一種多波型的信號發(fā)生器,它不僅能產(chǎn)生正弦波、指數(shù)波等常規(guī)波形,也可以表現(xiàn)出載波調(diào)制的多樣化,如:產(chǎn)生調(diào)頻、調(diào)幅、調(diào)相和脈沖調(diào)制等。更可以通過計(jì)算機(jī)
引言 隨著計(jì)算機(jī)技術(shù)的發(fā)展,遠(yuǎn)程抄表技術(shù)逐漸得到廣泛的應(yīng)用。通過實(shí)行一戶一表以及自動遠(yuǎn)程抄表,可以做到及時、準(zhǔn)確地進(jìn)行數(shù)據(jù)采集,并且提供了一種對欠費(fèi)用戶進(jìn)行有效管理的手段。遠(yuǎn)程抄表系統(tǒng)通常主要由
摘要:文章在簡要介紹散列表工作原理的基礎(chǔ)上,提出了一種分離鏈接散列表的FPGA實(shí)現(xiàn)方案,并對方案涉及的各功能模塊實(shí)現(xiàn)進(jìn)行了詳細(xì)闡述。 關(guān)鍵詞:散列表;FPGA;Wishbone總線;SRAM 0 引言 在軟硬件開發(fā)過
為了使二個SDRAM的時鐘線等長,我查閱了很多資料,設(shè)置等長的方法有很多,在這里我們只為了二條時鐘線等長來學(xué)習(xí)如何通過設(shè)置約束規(guī)則然后通過延時處理達(dá)到等長的目的?! ∈紫仁俏覀兿纫獮橄胍乳L的線找一個精
對于電路設(shè)計(jì)軟件,小編最為熟悉Protel。因此,本文將為大家?guī)碓撾娐吩O(shè)計(jì)軟件相關(guān)教程。請注意,該電路設(shè)計(jì)軟件教程為系列教程。如果你對Protel DXP電路設(shè)計(jì)軟件具備興趣,可閱讀往期文章。本文內(nèi)容為,基于Protel DXP電路設(shè)計(jì)軟件創(chuàng)建新的PCB文件。
首先與實(shí)測系統(tǒng)功耗進(jìn)行對比,驗(yàn)證了Xilinx公司ISE軟件包中FPGA功耗估算工具XPower的準(zhǔn)確性。然后對FPGA設(shè)計(jì)中影響系統(tǒng)功耗的幾個相互關(guān)聯(lián)的參數(shù)進(jìn)行取樣,通過軟件估算不同樣點(diǎn)下的系統(tǒng)功耗,找到功耗最低的取樣點(diǎn),得到最佳設(shè)計(jì)參數(shù),從而達(dá)到優(yōu)化系統(tǒng)設(shè)計(jì)的目的。實(shí)驗(yàn)中通過這種方法,在一個FPGA讀寫SRAM的系統(tǒng)中,在單位時間讀寫操作數(shù)固定的條件下,選取了讀寫頻率與讀寫時間占空比這兩個參數(shù)來優(yōu)化系統(tǒng)功耗。最終測試數(shù)據(jù)證明了該方法的正確性。
a583307414
sendmo
asdasdasf
XD茂茂
cindy123456
2454347030
DYQ26
zyd4957
18713271819cxy
1994089340
rainbow9527
anpengaimao
王洪陽
zrddyhm
zh1812
dongliuwei
senlenced
年華2
lyz0609
dianzizhilu
lzdestiny
龍象
changlele
skyking1
新手編程
復(fù)制忍者
dsysd
歸途2018
zbby
小黑智