日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當(dāng)前位置:首頁 > 嵌入式 > 嵌入式硬件
[導(dǎo)讀]吉比特媒體獨(dú)立接口是一種以太網(wǎng)接口,簡稱GMII(Gigabit Media Independent Interface)。簡化的吉比特媒體獨(dú)立接口稱為RGMII(Reduced Gigabit Media Independent Interfa

吉比特媒體獨(dú)立接口是一種以太網(wǎng)接口,簡稱GMII(Gigabit Media Independent Interface)。簡化的吉比特媒體獨(dú)立接口稱為RGMII(Reduced Gigabit Media Independent Interface)。采用RGMII的目的是降低電路成本,使實(shí)現(xiàn)這種接口的器件的引腳數(shù)從22個(gè)減少到12個(gè)。本文主要介紹用萊迪思半導(dǎo)體公司的LatticeXP FPGA實(shí)現(xiàn)RGMII至GMII的雙向橋接功能,能在RGMII和GMII之間雙向傳送數(shù)據(jù)。

LatticeXP將低成本的FPGA結(jié)構(gòu)和非易失、可無限重構(gòu)的ispXP(eXpanded Programmability:拓展了的可編程性)技術(shù)結(jié)合起來,能實(shí)現(xiàn)瞬時(shí)上電和單芯片應(yīng)用,還具備出色的安全性。LatticeXP提供了一種用于替代基于SRAM的FPGA和與之相關(guān)的引導(dǎo)存儲(chǔ)器的低成本選擇方案。由于新的LatticeXP器件采用了130納米閃存硅處理工藝、優(yōu)化的器件結(jié)構(gòu)和專有的電路設(shè)計(jì),其芯片尺寸比萊迪思過去的非易失FPGA降低了80%以上。

LatticeXP器件采用ispXP技術(shù),該技術(shù)將SRAM和非易失的閃存結(jié)合起來,使FPGA同時(shí)具備了非易失性和無限可重構(gòu)性。非易失的可無限重構(gòu)FPGA,連同其瞬時(shí)上電的操作性能和安全的單芯片解決方案,有了這樣一種FPGA,用戶就可以同時(shí)獲得SRAM的無限可重構(gòu)性和非易失性的眾多優(yōu)點(diǎn)。

LatticeXP FPGA器件結(jié)構(gòu)的主要特點(diǎn)如下:

● 以易于綜合的工業(yè)標(biāo)準(zhǔn)四輸入查找表(LUT)邏輯塊為基礎(chǔ)結(jié)構(gòu)。

● 只有25%的邏輯塊包含分布式內(nèi)存,這一優(yōu)化既滿足了大多數(shù)用戶對(duì)少量分布式內(nèi)存的需求,又降低了成本。

● 由于器件擁有sysCLOCK鎖相環(huán)(PLL)和內(nèi)嵌模塊RAM(EBR),用戶可將這些功能集成在FPGA中,無需采用離散元器件,進(jìn)一步降低了成本。

● 先進(jìn)的sysI/O緩沖器支持LVCMOS、LVDS、LVTTL、PCI以及SSTL和HSTL等標(biāo)準(zhǔn),便于輕松高效地連接業(yè)界最流行的總線標(biāo)準(zhǔn)。萊迪思精心選擇了這些標(biāo)準(zhǔn),以最大程度地拓展應(yīng)用范圍并減小芯片面積。

● LatticeXP器件中有專門用來簡化DDR存儲(chǔ)器接口的電路,為這類FPGA提供高性能、一體化、信號(hào)完整性和易于設(shè)計(jì)的特性。

LatticeXP器件結(jié)構(gòu)如圖1所示,器件的中間是邏輯塊陣列,器件的四周是可編程I/O單元(Program I/O Cell,簡稱PIC)。在邏輯塊的行之間分布著嵌入式RAM塊(sysMEM Embedded Block RAM,簡稱EBR)。

 

PFU陣列的左邊和右邊,有非易失存儲(chǔ)器塊。在配置模式,通過IEEE 1149.1口或sysCONFIG外部口對(duì)非易失存儲(chǔ)器塊編程。上電時(shí),配置數(shù)據(jù)從非易失存儲(chǔ)器塊傳送至配置SRAM。采樣這種技術(shù),就不再需要昂貴的外部配置存儲(chǔ)器,設(shè)計(jì)沒有未經(jīng)許可的讀回風(fēng)險(xiǎn)。數(shù)據(jù)從配置數(shù)據(jù)經(jīng)寬總線從非易失存儲(chǔ)器塊傳送至配置SRAM,這個(gè)過程只有數(shù)毫秒時(shí)間,提供了能容易地與許多應(yīng)用接口的瞬時(shí)上電能力。

器件中有兩種邏輯塊:可編程功能單元(Programmable Function Unit,簡稱PFU);無RAM的可編程功能單元(Programmable Function Unit without RAM,簡稱PFF)。PFU包含用于邏輯、算法、RAM/ROM和寄存器的積木塊。PFF包含用于邏輯、算法、ROM的積木塊。優(yōu)化的PFU和PFF能夠靈活、有效地實(shí)現(xiàn)復(fù)雜設(shè)計(jì)。器件中每行為一種類型的積木塊,每三行PFF間隔就有一行PFU。

每個(gè)PIC塊含有兩個(gè)具有sysIO接口的PIO對(duì)。器件左邊和右邊的PIO對(duì)可配置成LVDS發(fā)送、接收對(duì),sysMEM EBR是大的專用快速存儲(chǔ)器塊,可用于配置成RAM或ROM。PFU、PFF、PIC和EBR塊以行和列的形式分布呈二維網(wǎng)格狀,如圖1所示。這些塊與水平的和垂直的布線資源相連。軟件的布局、布線功能會(huì)自動(dòng)地分配這些布線資源。系統(tǒng)時(shí)鐘鎖相環(huán)(PLL)在含有系統(tǒng)存儲(chǔ)器塊行的末端,這些PLL具有倍頻、分頻和相移功能,用于管理時(shí)鐘的相位關(guān)系。每個(gè)LatticeXP器件提供多達(dá)4個(gè)PLL。該系列中每個(gè)器件都帶有內(nèi)部邏輯分析儀(ispTRACY)的JTAG口。系統(tǒng)配置端口允許串行或者并行器件配置。LatticeXP器件能工作于3.3V、2.5V、1.8V和1.2V的電壓,易于集成至整個(gè)系統(tǒng)。

橋接吉比特媒體獨(dú)立接口

這個(gè)設(shè)計(jì)的主要功能為:

● GMII至RGMII的數(shù)據(jù)橋接

● RGMII至GMII的數(shù)據(jù)橋接

● LatticeXP工作頻率>125MHz

● 采用LatticeXP中的HSTL I/O

RGMII至GMII的橋接以雙倍數(shù)據(jù)率(DDR)傳送數(shù)據(jù)。雙倍數(shù)據(jù)率允許在時(shí)鐘的上升沿和下降沿傳送數(shù)據(jù),因此使數(shù)據(jù)吞吐量增加了一倍。LatticeXP FPGA的每個(gè)PIO都有I/O移位寄存器,對(duì)它們編程使得在時(shí)鐘的兩個(gè)邊沿傳送數(shù)據(jù)。使實(shí)現(xiàn)這種接口的器件的引腳數(shù)從22個(gè)減少到12個(gè)。電路的框圖如圖2所示。RGMII器件和GMII器件在LatticeXP器件的兩邊。

 

圖中tx_clk為發(fā)送時(shí)鐘。txd[7:0]從GMII器件傳送數(shù)據(jù)。td[3:0]傳送數(shù)據(jù)至RGMII器件,傳送3:0在發(fā)送時(shí)鐘 txclk的上升沿。傳送7:4在發(fā)送時(shí)鐘txclk的下降沿。tx_ctl是控制信號(hào),用于傳送其它的Tx信號(hào)到RGMII。tx_en傳送使能信號(hào),高電平有效。tx_er傳送數(shù)據(jù)出錯(cuò)信號(hào),。rx_clk為接收時(shí)鐘。rd[3:0]為來自RGMII器件的接收數(shù)據(jù)輸入端,位3:0在接收時(shí)鐘 rx_clk的上升沿,位7:4在接收時(shí)鐘rx_clk的下降沿。rxd[7:0]接收數(shù)據(jù)輸出至GMII器件。rx_dv是接收數(shù)據(jù)使能信號(hào),高電平有效。rx_er接收數(shù)據(jù)出錯(cuò)信號(hào),高電平有效。傳送數(shù)據(jù)和接收數(shù)據(jù)的時(shí)序波形分別如圖3和圖4所示。

 

 

數(shù)據(jù)和控制信息的復(fù)用是利用了時(shí)鐘信號(hào)的兩個(gè)邊沿,在時(shí)鐘信號(hào)的上升沿發(fā)送低4位,在時(shí)鐘信號(hào)的下降沿發(fā)送高4位。正是采用LatticeXP FPGA的特性,能夠以 雙倍數(shù)據(jù)率傳送數(shù)據(jù),實(shí)現(xiàn)RGMII與GMII的橋接功能。

本站聲明: 本文章由作者或相關(guān)機(jī)構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點(diǎn),本站亦不保證或承諾內(nèi)容真實(shí)性等。需要轉(zhuǎn)載請(qǐng)聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請(qǐng)及時(shí)聯(lián)系本站刪除。
換一批
延伸閱讀

我們?cè)赑CBA加工時(shí),會(huì)遇到各種各樣的問題,橋接是PCBA加工中常見的缺陷之一,它會(huì)引起元器件之間的短路,遇到橋接必須返修。

關(guān)鍵字: PCB pcba加工 橋接

在無線傳輸上我們常用到網(wǎng)橋,然后對(duì)于遠(yuǎn)距離或有障礙物環(huán)境,卻不得不用到中繼的方式,昨天弱電VIP群里面朋友也提過類似的問題,這里小編和大家一起來了解下無線中繼的應(yīng)用。 無線網(wǎng)橋應(yīng)用于無線

關(guān)鍵字: 中繼 無線網(wǎng)橋 橋接

致力于亞太地區(qū)市場的領(lǐng)先半導(dǎo)體元器件分銷商---大聯(lián)大控股宣布,其旗下詮鼎推出基于東芝(TOSHIBA)的車載以太網(wǎng)橋接解決方案。 隨著車輛通信網(wǎng)絡(luò)逐年復(fù)雜化,需要進(jìn)行網(wǎng)絡(luò)優(yōu)化,對(duì)于IV

關(guān)鍵字: 東芝 以太網(wǎng) 大聯(lián)大 橋接 通信網(wǎng)絡(luò)

今年是5G元年,全球各個(gè)通訊公司都使出來畢生的經(jīng)歷,為了在未來5G市場上搶占一塊好的地方,他們之間的競爭也催生了一大批新技術(shù)。工信部發(fā)放4張5G牌照,標(biāo)志著中國正式進(jìn)入

關(guān)鍵字: 5G mimo 總線與接口

在5G通訊領(lǐng)域,目前做的比較好的當(dāng)屬華為,但是其他幾家公司也不甘示弱,就在最近,三星電子成功開發(fā)支持28GHz頻段的“5G綜合型基站”(Access Unit),是目前5G商

關(guān)鍵字: 5g通訊 三星 華為 總線與接口

廣告商與受眾之間必不可少的溝通媒介最核心的恐怕屬于數(shù)字標(biāo)牌,它已演變?yōu)榻换ナ絺€(gè)性化通訊工具,為用戶提供了更直觀的的參與感與體驗(yàn)。研華基于云數(shù)字標(biāo)牌解決方案一應(yīng)俱

關(guān)鍵字: 總線與接口 數(shù)字標(biāo)牌 研華

通常情況下在工業(yè)現(xiàn)場經(jīng)常需要用兩個(gè)隔離DC-DC搭配單獨(dú)的信號(hào)隔離電路的方法去隔離RS-232與RS-485,但隔離的性能存在差異性,并且占板面積較大。本文將為你介紹一種穩(wěn)定可靠、應(yīng)用簡便的全隔離解決方案。

關(guān)鍵字: rs-232 rs-485 多協(xié)議接口模塊 總線與接口

近年來,第五代移動(dòng)通信系統(tǒng)5G已經(jīng)成為通信業(yè)和學(xué)術(shù)界探討的熱點(diǎn)。5G的發(fā)展主要有兩個(gè)驅(qū)動(dòng)力。一方面以長期演進(jìn)技術(shù)為代表的第四代移動(dòng)通信系統(tǒng)4G已全面商用,對(duì)下一代技術(shù)

關(guān)鍵字: 5G 總線與接口 數(shù)據(jù)分析

在工業(yè)實(shí)現(xiàn)當(dāng)中,需要降低總線接口的寬度,這里專門有一種設(shè)備叫工業(yè)用串行/解串器(SerDes),它可以降低高帶寬數(shù)據(jù)接口總線寬度。使用一個(gè)串行器就可以把數(shù)據(jù)從一個(gè)寬并行數(shù)

關(guān)鍵字: serdes 總線與接口 高帶寬數(shù)據(jù)接口總線

在當(dāng)前雖然在嵌入式系統(tǒng)中有許多連接元件的方法,但最主要的還是以太網(wǎng)、PCI Express和RapidIO這三種高速串行標(biāo)準(zhǔn)。所有這三種標(biāo)準(zhǔn)都使用相似的串行解串器(SerDes)技術(shù),它

關(guān)鍵字: 串行總線 差分走線 總線與接口
關(guān)閉