日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式教程
[導讀]AND指令將表示的數(shù)值與寄存器的值按位(bitwise)做邏輯與操作,并將結(jié)果保存到目標寄存器中,同時根據(jù)操作的結(jié)果更新CPSR寄存器。

如果在數(shù)據(jù)處理指令前使用S前綴,指令的執(zhí)行結(jié)果將會影響CPSR中的標志位。

數(shù)據(jù)處理指令如表6.1所示。

表6.1 數(shù)據(jù)處理指令列表

操 作 碼

助 記 符

操 作

行 為

0000

AND

邏輯加

Rd:=Rn AND op2[1]

0001

EOR

邏輯異或

Rd:=Rn EOR op2

0010

SUB

Rd:=Rn − op2

0011

RSB

翻轉(zhuǎn)減

Rd:=op2 − Rn

0100

ADD

Rd:=Rn + op2

0101

ADC

帶進位的加

Rd:=Rn + op2 + C

0110

SBC

帶進位的減

Rd:=Rn− op2 + C − 1

0111

RSC

帶進位的翻轉(zhuǎn)減

Rd:=op2 − Rn + C − 1

1000

TST

測試

Rn AND op2并更新標志位

1001

TEQ

測試相等

Rn EOR op2并更新標志位

1010

CMP

比較

Rn−op2并更新標志位

1011

CMN

負數(shù)比較

Rn+op2并更新標志位

1100

ORR

邏輯或

Rd:=Rn OR op2

1110

BIC

位清0

Rd:=Rn AND NOT(op2)

指令操作的偽代碼如下面程序段所示。

<opcode2>{<cond>} <Rn>,<shifter_operand>

<opcode2>:=CMP|CMN|TST|TEQ

<opcode3>{<cond>}{S} <Rd>,<Rn>,<shifter_operand>

<opcode3>:=ADD|SUB|RSB|ADC|SBC|RSC|AND|BIC|EOR|ORR

指令的編碼格式如圖6.1。

圖6.1 數(shù)據(jù)處理指令的編碼格式

I:區(qū)分第二操作數(shù)是立即數(shù)或寄存器。

S:標志指令的條件域是否更新CPSR。

Rn:指示第一源操作數(shù)寄存器。

Rd:指示目的寄存器。

shifter_operand:指示第二源操作數(shù)。

6.1 AND邏輯與指令1.指令編碼格式

AND指令將<shifter_operand>表示的數(shù)值與寄存器<Rn>的值按位(bitwise)做邏輯與操作,并將結(jié)果保存到目標寄存器<Rd>中,同時根據(jù)操作的結(jié)果更新CPSR寄存器。

指令的編碼格式如圖6.2所示。

圖6.2 ADD指令的編碼格式

2.指令的語法格式

AND{<cond>}{S} <Rn>,<Rn>,<shifter_operand>

① <cond>

為指令編碼中的條件域。它指示指令在什么條件下執(zhí)行。當<cond>忽略時,指令為無條件執(zhí)行(cond=AL(Alway))。

② <S>

S位(bit[20])決定指令的執(zhí)行是否影響CPSR中的條件域。當S位清0時,指令執(zhí)行不影響CPSR。當S位置位時(并且不是r15),則有以下規(guī)則。

· 如果結(jié)果為負,則標志位N置位;否則清0(也就是說N等于結(jié)果的第31位)。

· 如果結(jié)果為0,則標志位Z置位;否則清0。

· 當操作定義為算術操作(ADD、ADC、SUB、SBC、RSB或RSC)時,標志位C設置為ALU的進位輸出;否則設置為移位器的進位輸出。如果不需要移位,則保持C。

· 在非算術操作中,標志位V保持原值。在算術操作中,如果有從第30位到第31位的溢出,則置位;如果不發(fā)生溢出,則清0。僅當算術操作中操作數(shù)被認為是2的補碼的有符號數(shù)時,這個標志位才有意義,而且指示結(jié)果超出范圍。

若指令中的目標寄存器<Rd>為r15,則當前處理器模式對應的SPSR的值被復制到CPSR寄存器中,對應用戶模式和系統(tǒng)模式,由于沒有相應的SPSR,指令的執(zhí)行結(jié)果不可預知。

③ <Rd>

指定目標寄存器。

④ <Rn>

指定第一個源操作數(shù)寄存器。

⑤ <shifter_operand>

使用ARM的通用尋址模式確定第二個源操作數(shù)。它影響指令編碼格式中的I(bit[25])位和shifter_operand(bits[11∶0])位。

3.指令操作的偽代碼

指令操作的偽代碼如下面程序段所示。

If ConditionPassed{cond} then

Rd=Rn AND shifter_operand

If S==1 and Rd==r15 then

CPSR=SPSR

Else if S==1 then

N flag=Rd[31]

Z flag=if Rd==0 then 1 else 0

C flag=shifter_carry_out

V flag=unaggected

4.指令舉例

【例6.1】AND指令舉例。

(1)AND的真值表(二者都是1則結(jié)果為1)如表6.2所示。

表6.2 AND指令真值表

Op_1

Op_2

結(jié) 果

0

0

0

0

1

0

1

0

0

1

1

1

(2)保留R0中的0位和1位,丟棄其余的位。

AND R0, R0, #3 ;

(3)R2=R1&R3

AND R2,R1,R3 ;

(4)R0=R0&0x01,取出最低位數(shù)據(jù)

ANDS R0,R0,#0x01 ;



[1] op2即為指令中的第二個操作數(shù)。ARM數(shù)據(jù)處理指令使用3地址格式,這就意味著分別指定兩個源操作數(shù)和一個目的寄存器。第一個源操作數(shù)總是目的寄存器,第二個源操作數(shù)又叫移位操作數(shù)(a shifter operand),它可能是寄存器、移位后的寄存器或立即數(shù)。第二個操作數(shù)如果是寄存器,則應用于它的移位可能是邏輯或算術移位,或是循環(huán)移位。移位的位數(shù)可以由立即數(shù)指定,也可以由第4個寄存器指定。

本站聲明: 本文章由作者或相關機構(gòu)授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

ARM系統(tǒng)幾乎都采用Linux的操作系統(tǒng),而且?guī)缀跛械挠布到y(tǒng)都要單獨構(gòu)建自己的系統(tǒng),與其他系統(tǒng)不能兼容,這也導致其應用軟件不能方便移植,這一點一直嚴重制約了ARM系統(tǒng)的發(fā)展和應用。GOOGLE開發(fā)了開放式的Andro...

關鍵字: Linux x86 ARM

隨著計算需求的多樣化,尤其是隨著移動設備、嵌入式系統(tǒng)和云計算的興起,ARM 和 x86 架構(gòu)之間的爭論變得更加突出。ARM(高級 RISC 機器)和 x86 代表兩種不同類型的處理器架構(gòu),每種架構(gòu)都針對不同的工作負載和用...

關鍵字: Linux x86 ARM

從畫質(zhì)優(yōu)化 (NSS) 到幀率提升 (NFRU) 和光線追蹤(NSSD),Arm 計劃覆蓋移動端圖形處理的多個維度,推動邊緣 AI 圖形革命。而未來通過持續(xù)的技術迭代,Arm也將保持在移動計算領域的技術領先,滿足手游、A...

關鍵字: ARM 神經(jīng)圖形技術 GPU AI ML

7月31日消息,據(jù)媒體報道,芯片架構(gòu)提供商Arm Holdings首席執(zhí)行官Rene Haas宣布,公司正加大投入開發(fā)自有芯片產(chǎn)品,此舉標志著其從傳統(tǒng)IP授權模式向提供實體芯片的戰(zhàn)略重大轉(zhuǎn)變。

關鍵字: ARM META

7月28日消息,2025年,中國AI硬件市場規(guī)模將首次突破萬億元大關。

關鍵字: AI ARM

受生成式 AI 驅(qū)動, RISC-V 芯片市場快速發(fā)展。預計到2030年,RISC-V SoC出貨量將達到1618.1億顆,營收將達到927億美元。其中,用于AI加速器的RISC-V SoC出貨量將達到41億顆,營收將達...

關鍵字: RISC-V CPU AI CUDA ARM 推理
關閉