日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 嵌入式 > 嵌入式動態(tài)
[導讀]21ic訊 All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出面向全可編程SoC和MPSoC的SDSoC™ 開發(fā)環(huán)境。作為賽靈思SD

21ic訊 All Programmable 技術(shù)和器件的全球領(lǐng)先企業(yè)賽靈思公司(Xilinx, Inc. (NASDAQ:XLNX))今天宣布推出面向全可編程SoC和MPSoC的SDSoC™ 開發(fā)環(huán)境。作為賽靈思SDx™系列開發(fā)環(huán)境的第三大成員,SDSoC開發(fā)環(huán)境讓更廣闊的系統(tǒng)和軟件開發(fā)者群體也能獲益于“全可編程”SoC和MPSoC器件的強大優(yōu)勢。SDSoC環(huán)境可提供大大簡化的類似ASSP的編程體驗,其中包括簡便易用的Eclipse集成設(shè)計環(huán)境(IDE)以及用于異構(gòu)Zynq® 全可編程SoC和MPSoC部署的綜合開發(fā)平臺。SDSoC結(jié)合使用業(yè)界首款C/C++全系統(tǒng)優(yōu)化編譯器,可提供系統(tǒng)級特性描述、利用可編程邏輯實現(xiàn)軟件自動加速、自動系統(tǒng)連接生成,以及各種庫以加速編程工作。此外,它還能幫助最終用戶和第三方平臺開發(fā)人員快速定義、集成和驗證系統(tǒng)級解決方案,并可通過定制編程環(huán)境為最終客戶提供支持。

 

類似ASSP的編程體驗

系統(tǒng)和嵌入式軟件工程師采用SDSoC,可以將運行在裸機或Linux和FreeRTOS等操作系統(tǒng)上的C/C++作為Eclipse IDE的輸入。SDSoC支持創(chuàng)建完整的異構(gòu)多處理系統(tǒng),包括將傳統(tǒng)HDL IP 模塊重復用作可用C語言調(diào)用的庫。傳統(tǒng)的分別以硬件和軟件為中心、彼此分離的流程可能導致開發(fā)延遲、系統(tǒng)架構(gòu)和性能的不確定性,與傳統(tǒng)不同,SDSoC經(jīng)過精心架構(gòu)設(shè)計,可提供快速系統(tǒng)特性描述、利用可編程邏輯實現(xiàn)軟件加速,以及在熟悉的框架中進行系統(tǒng)架構(gòu)探索。

全系統(tǒng)優(yōu)化的編譯器

SDSoC可針對ARM處理器和可編程邏輯提供全系統(tǒng)優(yōu)化的編譯器。SDSoC通過自動化系統(tǒng)連接生成功能可支持軟件團隊快速配置、生成宏/微架構(gòu),從而提供最佳的系統(tǒng)連接和存儲器接口,并以更短的設(shè)計迭代時間實現(xiàn)對性能、吞吐量和延遲的快速系統(tǒng)探索。該編譯器采用目前超過1000名編程人員使用的基礎(chǔ)高層次綜合編譯器技術(shù)。此外,SDSoC可提供賽靈思庫以及賽靈思聯(lián)盟成員Auviz Systems公司可選硬件優(yōu)化庫,能發(fā)揮可編程邏輯的高性能低功耗加速功能。

系統(tǒng)級的特性描述

目前賽靈思SDK的高級軟件系統(tǒng)描述功能可對Zynq平臺上運行的完整設(shè)計進行軟硬件性能測量,SDSoC以此為基礎(chǔ),可以快速估算系統(tǒng)性能。利用快速系統(tǒng)性能估算功能,用戶能明確哪些功能應該用可編程邏輯加速,SDSoC可運用C/C++代碼報告軟件周期,并估算數(shù)據(jù)傳輸以及整體應用加速情況,這就能較早地快速生成并探索最佳整體系統(tǒng)性能和功耗。

面向平臺開發(fā)人員的專家級使用模型

SDSoC可為Zynq 全可編程SoC開發(fā)板(如ZC702、ZC706等)以及第三方及市場特定平臺(如Zedboard、MicroZed、ZYBO和視頻圖像開發(fā)套件)提供板支持包(BSP)。BSP中包含的元數(shù)據(jù)能夠幫助軟件開發(fā)人員和系統(tǒng)架構(gòu)師抽象平臺細節(jié),從而簡化了異構(gòu)化更智能系統(tǒng)的創(chuàng)建、集成與驗證工作。利用賽靈思提供的或客戶創(chuàng)建的平臺,SDSoC都能實現(xiàn)真正的軟件可配置更智能系統(tǒng)。

Xylon公司創(chuàng)始人兼CEODavorKovacec指出:“利用賽靈思的新型SDSoC開發(fā)環(huán)境,并結(jié)合使用面向嵌入式圖形視頻的 MicroZed開發(fā)板視覺平臺和XylonlogicBRICKS™IP,非傳統(tǒng)FPGA開發(fā)人員現(xiàn)在能夠通過熟悉的C/C++工作流程快速配置完整的智能視覺系統(tǒng),并對其進行原型設(shè)計和開發(fā)。這種組合將為所有設(shè)計團隊真正釋放出全可編程SoC和MPSoC的功能與潛力。”

供貨情況

如希望獲得SDSoC早期試用版本的功能,敬請聯(lián)系您當?shù)氐匿N售代表。

關(guān)于SDx

SDx是面向系統(tǒng)和軟件工程師的系列開發(fā)環(huán)境。借助SDx,具備很少甚至沒有FPGA專業(yè)知識的的開發(fā)人員也能使用高級編程語言,從而獲益于采用業(yè)界標準處理器的可編程硬件的功能。

相關(guān)客戶和合作伙伴引言

“賽靈思和美國模擬器件公司(ADI)合作開發(fā)了一款Zynq SDR系統(tǒng)開發(fā)套件,其可通過抽象在Zynq處理系統(tǒng)上運行Linux的對應軟件堆棧,加速寬帶無線電應用的快速原型設(shè)計。ADI現(xiàn)在已可支持面向該 SDR平臺的全新SDSoC開發(fā)環(huán)境,支持客戶在以軟件為中心的開發(fā)環(huán)境中快速配置無線通信協(xié)議的通信層(L2/L3)和物理層(L1),并進行原型設(shè)計和開發(fā)。”

Robin Getz,ADI公司工程設(shè)計經(jīng)理

“Van Gogh Imaging公司致力于為醫(yī)療、無人機(UAV)、機器人、安全、汽車和機器視覺等市場中的嵌入式設(shè)備開發(fā)基于3D計算機視覺技術(shù)的目標識別解決方案。作為純軟件工程師,我們在一個月之內(nèi)就能把3D對象識別從概念變成一個加速的Zynq設(shè)計,而且相對采用x86解決方案而言,設(shè)計進度大幅提前,封裝尺寸更小。我們堅信SDSoC代表著Zynq編程的未來!”

Ken Lee,Van Gogh Imaging公司CEO

“DAVE 嵌入式系統(tǒng)公司的BORA模塊采用賽靈思Zynq-7000 SoC,非常適用于醫(yī)療器械、高級通信系統(tǒng)、關(guān)鍵實時操作和安全等高端應用。該平臺結(jié)合賽靈思的全新SDSoC開發(fā)環(huán)境,為軟件工程師提供了一個類似 ASSP的開發(fā)環(huán)境,借助其全系統(tǒng)優(yōu)化的編譯器,不僅可實現(xiàn)快速的系統(tǒng)級特性描述,而且還能加速編程工作。SDSoC確實能夠支持軟件工程師獲益于可編程邏輯的加速功能,而且所有都只需用自己熟悉的C/C++開展工作。”

ManuelePapais,DAVE嵌入式系統(tǒng)公司銷售與市場經(jīng)理

“Iveia Atlas-I-Z7e是采用賽靈思 Zynq-7000全可編程SoC的小型低功耗處理模塊。該平臺是視頻應用的理想選擇,因為采用可編程邏輯與ARM處理器組合處理元件的單個器件便可進行復雜的視頻協(xié)處理。利用SDSoC,我們的一名軟件工程師在沒有硬件設(shè)計人員參與的情況下,通過快速映射5個軟件加速器到可編程邏輯,只需幾天就能完成 1080p嵌入式視覺系統(tǒng)的綜合Canny邊緣檢測系統(tǒng)。如此高的生產(chǎn)力是其他廠商目前的設(shè)計流程所無法實現(xiàn)的。”

Mike Fawcett,iVeia公司創(chuàng)始人兼CEO

關(guān)于賽靈思

賽靈思是All Programmable器件、SoC和3D IC的全球領(lǐng)先供應商,其行業(yè)領(lǐng)先的產(chǎn)品與新一代設(shè)計環(huán)境以及IP核完美地整合在一起,可滿足客戶對可編程邏輯乃至可編程系統(tǒng)集成的廣泛需求。[!--empirenews.page--]

本站聲明: 本文章由作者或相關(guān)機構(gòu)授權(quán)發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內(nèi)容真實性等。需要轉(zhuǎn)載請聯(lián)系該專欄作者,如若文章內(nèi)容侵犯您的權(quán)益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

在嵌入式開發(fā)領(lǐng)域,工具鏈的生態(tài)競爭直接影響開發(fā)效率與產(chǎn)品競爭力。德州儀器(TI)的Code Composer Studio(CCS)與賽靈思(Xilinx)的Vitis作為兩大主流平臺,分別在DSP與FPGA/SoC開發(fā)...

關(guān)鍵字: TI Xilinx

Serial RapidIO(SRIO)是一種高性能、低引腳數(shù)、基于數(shù)據(jù)包交換的互連技術(shù),專為滿足未來高性能嵌入式系統(tǒng)的需求而設(shè)計。它由Motorola和Mercury等公司率先倡導,旨在為嵌入式系統(tǒng)提供可靠的、高性能的...

關(guān)鍵字: SRIO Xilinx

隨著Altera,Xilinx兩家FPGA巨頭陸續(xù)被收購,F(xiàn)PGA的未來似乎已經(jīng)與數(shù)據(jù)中心、AI等超大規(guī)模應用綁定。

關(guān)鍵字: Altera Xilinx

在現(xiàn)代電子設(shè)計自動化(EDA)工具鏈中,ModelSim作為一款功能強大的仿真軟件,廣泛應用于FPGA(現(xiàn)場可編程門陣列)和數(shù)字IC設(shè)計的驗證階段。特別是在與Xilinx FPGA結(jié)合使用時,ModelSim能夠模擬復雜...

關(guān)鍵字: ModelSim Xilinx

在FPGA(現(xiàn)場可編程門陣列)設(shè)計與開發(fā)過程中,Xilinx的Vivado工具憑借其強大的功能和用戶友好的界面,受到了廣大工程師的青睞。然而,僅僅掌握Vivado的基本操作是遠遠不夠的,掌握一些使用小技巧可以極大地提高設(shè)...

關(guān)鍵字: Vivado FPGA Xilinx

在高速數(shù)據(jù)傳輸?shù)腇PGA設(shè)計中,時序約束是保證數(shù)據(jù)準確傳輸?shù)年P(guān)鍵因素之一。特別是在LVDS(Low Voltage Differential Signaling)等高速接口設(shè)計中,信號的傳輸延時和時序?qū)R尤為重要。Xil...

關(guān)鍵字: 時序約束 Xilinx IDELAYE2應用

在現(xiàn)代的FPGA設(shè)計中,球柵陣列(BGA)封裝已經(jīng)成為了一種常見的封裝方式,特別是在高性能、高密度的Xilinx FPGA設(shè)計中。BGA封裝以其高集成度、小體積和優(yōu)良的熱性能受到了廣泛的應用。然而,BGA封裝的復雜性和高...

關(guān)鍵字: BGA 球柵陣列 Xilinx

Vivado是Xilinx公司推出的一款強大的FPGA開發(fā)工具,它為用戶提供了從設(shè)計到實現(xiàn)的全面解決方案。然而,在FPGA設(shè)計過程中,Vivado編譯錯誤是開發(fā)者經(jīng)常遇到的問題。本文將總結(jié)Vivado編譯過程中常見的錯誤...

關(guān)鍵字: Vivado編譯 Xilinx FPGA開發(fā)

在FPGA(現(xiàn)場可編程門陣列)的應用中,F(xiàn)lash下載速度是一個關(guān)鍵的性能指標。特別是在需要頻繁更新FPGA配置或進行大量數(shù)據(jù)傳輸?shù)膱鼍跋?,提高Flash下載速度顯得尤為重要。Xilinx作為全球領(lǐng)先的FPGA供應商,其...

關(guān)鍵字: Flash Xilinx FPGA

視頻流媒體市場總額將從2021年的61個Billion一路增長,至2028年達到213個Billion。流媒體大漲的背后技術(shù)挑戰(zhàn)來自新一代的交互模型,會是“多對多”的形式。這種交互模型的變化,將會徹底改變基礎(chǔ)設(shè)施的部署模...

關(guān)鍵字: AMD Xilinx 加速卡 VPU Alveo MA35D
關(guān)閉