Altera與英特爾(Intel)在先進制程的合作已有初步成果。Altera與晶圓代工合作夥伴英特爾攜手宣布,已完成奠基于英特爾14奈米(nm)三閘極(Tri-Gate)制程技術的現場可編程閘陣列(FPGA)測試晶片,在先進制程競賽中拔得頭籌。
Altera研發(fā)資深副總裁Brad Howe表示,這項成果對Altera及客戶而言皆系重要的里程碑。透過測試14奈米Tri-Gate制程的矽晶片的重要成分,可讓該公司在設計初期驗證元件效能,并顯著加快14奈米產品上市時間。
據了解,Altera此次發(fā)表的Stratix 10 FPGA與系統(tǒng)單晶片(SoC)的測試晶片內建數種關鍵矽智財(IP),包括收發(fā)器(Transceiver)、混合訊號IP及數位邏輯等區(qū)塊;Altera全面性的晶片測試計劃,系利用創(chuàng)新的制程改善與電路設計方法,在最終產品投片(Tape Out)之前,驗證Altera IP的運作情形,藉此降低制造風險。
Altera指出,與鰭式電晶體(FinFET)方案相較,英特爾第二代的14奈米Tri-Gate制程提供晶片尺寸縮小的優(yōu)勢,因此,Altera下一代的FPGA及SoC方案皆可實現理想效能、功耗、高整合度及成本優(yōu)勢。
英特爾客制晶圓廠副總裁與總經理Sunit Rikhi指出,自從Altera與英特爾于2013年宣布晶圓代工合作關系后,雙方已達成許多重要的里程碑,而此次成果系另一個具代表性的時刻。藉由成功展示Altera利用英特爾14奈米Tri-Gate制程制造的FPGA技術的功能,可實際證明雙方團隊合作無間。
在英特爾的14奈米Tri-Gate制程以及增強高效能核心架構的助力下,Stratix 10 FPGA和SoC將系業(yè)界第一顆GHz等級的FPGA,可提供較現行高階FPGA方案高兩倍的核心效能,對于有嚴格功耗預算的高效能應用系統(tǒng),如通訊、軍事、廣播、運算及儲存市場等,Stratix 10系列產品可大幅降低系統(tǒng)功耗,最高可達70%。
事實上,2014年將系各大晶圓代工廠于先進制程競賽中催緊油門的重要關鍵。除英特爾已攜手Altera率先讓14奈米制程產品亮相,臺積電也與另一家FPGA大廠賽靈思(Xilinx)密切合作,基于臺積電16奈米FinFET制程推出FinFast專案,預計于今年投產。
至于另外兩家具備先進制程技術的晶圓代工廠三星(Samsung)與格羅方德(GLOBALFOUNDRIES),則于日前宣布策略合作,三星所開發(fā)的14奈米FinFET制程技術,將授權給GLOBALFOUNDRIES,并將量產地點分散于三星的韓國華城、德州(Texas)奧斯汀(Austin)晶圓廠及GLOBALFOUNDRIES位于紐約州(New York)薩拉托加(Saratoga)的晶圓廠,藉此確??蛻魮碛卸鄠€生產源頭,提供供貨保障,而雙方計劃于2014年年底將14奈米FinFET制程推進至正式量產的進度。





