“新型存儲控制與存儲網(wǎng)關鍵芯片”課題檢查會召開
項目的主要目標是攻克新型大容量存儲體控制技術、大容量存儲體訪問控制、存儲陣列架構和高速存儲網(wǎng)絡等核心關鍵技術,研發(fā)自主可控的存儲控制器芯片、固態(tài)存儲體、高速存儲網(wǎng)絡等,并實現(xiàn)商用產(chǎn)品開發(fā),推動我國數(shù)據(jù)存儲技術跨越式發(fā)展。
各課題負責人主要圍繞課題主要研究進展、下一步工作安排、課題經(jīng)費預算執(zhí)行情況等方面進行了詳細匯報。目前,項目已完成固態(tài)閃存存儲體控制器體系結構、映射與管理算法、存儲陣列RAID結構和算法等設計與優(yōu)化,并初步實現(xiàn)了一個存儲容量達512GB的高速大容量固態(tài)存儲體演示原型系統(tǒng)和高速AES加密引擎的原型系統(tǒng);完成了FCoE傳輸接口、協(xié)議加速引擎和千兆以太網(wǎng)適配器等關鍵模塊的設計驗證,初步構建了8端口FCoE高速存儲網(wǎng)絡原型系統(tǒng)。截至目前,項目已申請國內(nèi)專利10項,發(fā)表學術論文9篇。(王瓊 實習)





