
介紹了一種帶寬150 kHz、16 bit的∑-△模數(shù)轉(zhuǎn)換器中的降采樣低通濾波器的設(shè)計(jì)和實(shí) 現(xiàn)。系統(tǒng)采用Sharpened CIC(cascaded integrator-comb)和ISOP(interpolated second-order polynomials)頻率補(bǔ)償技術(shù)對(duì)通帶的下降進(jìn)行補(bǔ)償,最后級(jí)聯(lián)三個(gè)半帶濾波器輸出。芯片采用SMIC O.18μmCMOS工藝實(shí)現(xiàn),系統(tǒng)仿真和芯片測(cè)試結(jié)果表明,性能滿(mǎn)足設(shè)計(jì)指標(biāo)要求。與傳統(tǒng)音頻領(lǐng)域的∑-△ADC應(yīng)用相比,該設(shè)計(jì)在很大程度上拓展了處理帶寬,提高了處理精度,并且便于集成在SOC芯片中,主要應(yīng)用于醫(yī)療儀器、移動(dòng)通信、過(guò)程控制和PDA(personal digital assistants)等領(lǐng)域。
在經(jīng)濟(jì)危機(jī)來(lái)臨的時(shí)候,手握大量現(xiàn)金的公司就是最幸福的。對(duì)于IC公司尤為如此,因?yàn)楹芏嗥綍r(shí)高不可攀的公司都變得質(zhì)優(yōu)價(jià)廉。通過(guò)一兩次成功的并購(gòu),就可彌補(bǔ)公司在技術(shù)和服務(wù)方面的不足,并打開(kāi)通往未來(lái)市場(chǎng)的大門(mén)。
本文給出了快速響應(yīng)FSK控制環(huán)路模擬前端的詳細(xì)設(shè)計(jì)方案。用兩片MAX176 ADC分別量化兩個(gè)輸入通道并控制FSK調(diào)制器的PLL。這一獨(dú)特、簡(jiǎn)單的結(jié)構(gòu)將電路尺寸和環(huán)路延遲時(shí)間降至最小,從而得到一個(gè)簡(jiǎn)單的FSK調(diào)制器。文中介紹了部份經(jīng)過(guò)測(cè)試的基本控制回路。
數(shù)據(jù)采集系統(tǒng)電路(ADC0840)
超聲平臺(tái)的成像質(zhì)量與系統(tǒng)功耗,向來(lái)是此消彼長(zhǎng)的“零和游戲”,對(duì)于便攜設(shè)備尤甚。早在2007年4月,ADI推出了全球第一款集成八通道的芯片——AD9271,但一年半過(guò)去了,對(duì)于一些比較高端的應(yīng)用,該芯片似乎在功耗上顯
1、前言 在任何一個(gè)高速高分辨率的模數(shù)轉(zhuǎn)換器中,高精度和快速比較器總是起著至關(guān)重要的作用。與其它種類(lèi)的ADC相比,流水線(xiàn)ADC 有著高速、高分辨率的特點(diǎn)。因此,它在電子系統(tǒng)中,有著廣泛的應(yīng)用。流水線(xiàn)ADC由許多
CDTS ADC 的優(yōu)點(diǎn)是在最低可能的功耗下提供所需的高速度、高分辨率。在汽車(chē)、醫(yī)療、工業(yè)和測(cè)試測(cè)量設(shè)備的與傳感器相關(guān)的應(yīng)用中,此技術(shù)可以用于構(gòu)成新的結(jié)構(gòu),使模/數(shù)轉(zhuǎn)換靠近傳感器。
TWLA500在A(yíng)DC及相關(guān)領(lǐng)域的應(yīng)用 FAE:現(xiàn)場(chǎng)技術(shù)支持。給客戶(hù)提供你所銷(xiāo)售產(chǎn)品應(yīng)用上的技術(shù)支持,并對(duì)客戶(hù)提出的質(zhì)量問(wèn)題進(jìn)行處理。FAE與客戶(hù)直接接觸,在產(chǎn)品的應(yīng)用和市場(chǎng)方向上有信息上的優(yōu)勢(shì),很多時(shí)候FAE的表
AD轉(zhuǎn)換器的分類(lèi) 下面簡(jiǎn)要介紹常用的幾種類(lèi)型的基本原理及特點(diǎn):積分型、逐次逼近型、并行比較型/串并行型、Σ-Δ調(diào)制型、電容陣列逐次比較型及壓頻變換型。 1)積分型(如TLC7135) 積分型AD工作原理是將輸入電壓
MAX19505/MAX19506/MAX19507具有業(yè)內(nèi)最低功耗,每通道模擬電路的功耗僅為43mW(MAX19505)、 57mW(MAX19506)和74mW(MAX19507)。此外,這些ADC還具有近乎理想的8位動(dòng)態(tài)性能,70MHz時(shí)的SNR為 49.8dBFS、SFDR為69dBc。MAX
對(duì)高速信號(hào)進(jìn)行高分辨率的數(shù)字化處理需審慎選擇時(shí)鐘,才不至于使其影響模數(shù)轉(zhuǎn)換器(ADC)的性能。借助本文,我們將使讀者更好地理解時(shí)鐘抖動(dòng)問(wèn)題及其對(duì)高速ADC性能的影響。 我們將以凌力爾特(LTC)最新推出的高性能16位