
近年來,電子設(shè)備(應(yīng)用)的多樣化與高性能化以驚人的速度不斷發(fā)展??梢哉f,這種趨勢(shì)使各產(chǎn)品的開發(fā)周期縮短,并給半導(dǎo)體技術(shù)帶來了巨大的發(fā)展空間。在這種背景下,被稱為FP
近兩年來,F(xiàn)PGA產(chǎn)業(yè)相關(guān)的消息并不是太多,市場(chǎng)的目光大多還是聚焦在Xilinx與Altera兩大領(lǐng)導(dǎo)公司的身上,其他的FPGA業(yè)者的聲音就相對(duì)薄弱了許多。自 2011年Lattice(萊迪思半導(dǎo)體)并購(gòu)了Silicon Blue后,雖然震撼了FP
摘要:文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)利用低功耗可變?cè)鲆孢\(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號(hào)處理的核心和人機(jī)交互的通道。為了滿足探傷
21ic訊 Analog Devices, Inc. 全球領(lǐng)先的高性能信號(hào)處理解決方案供應(yīng)商,今天發(fā)布了一款基于FPGA的參考設(shè)計(jì) 及配套軟件和HDL代碼,該參考設(shè)計(jì)可降低集成JESD204B兼容轉(zhuǎn)換器的高速系統(tǒng)的設(shè)計(jì)風(fēng)險(xiǎn)。該軟件為JESD204B
21ic訊 Altera公司今天宣布,其面向OpenCL的SDK通過OpenCL 1.0標(biāo)準(zhǔn)一致性測(cè)試,并被收錄在Khronos集團(tuán)OpenCL一致性產(chǎn)品名錄。Altera是唯一能夠提供FPGA最優(yōu)OpenCL解決方案的公司,支持軟件開發(fā)人員充分利用FPGA大規(guī)
引言無人機(jī)廣泛應(yīng)用于軍事偵察以及民用測(cè)繪等領(lǐng)域,其中的機(jī)載視頻圖像系統(tǒng)是機(jī)載電子系統(tǒng)中的重要環(huán)節(jié)之一。無人機(jī)在高空飛行中對(duì)地面景物攝像,所得圖像幀內(nèi)目標(biāo)像素小且
2.2 模塊詳細(xì)設(shè)計(jì)2.2.1 內(nèi)插濾波器設(shè)計(jì)內(nèi)插濾波器是完成算法的核心,它根據(jù)內(nèi)插參數(shù)實(shí)時(shí)計(jì)算最佳判決點(diǎn)的內(nèi)插值,即: 式中:mk 為內(nèi)插濾波器基點(diǎn)索引,決定輸入序列中哪些
本文提出了一種基于FPGA的通用位同步器設(shè)計(jì)方案。方案中的同步器是采用改進(jìn)后的Gardner算法結(jié)構(gòu),其中,內(nèi)插濾波器采用系數(shù)實(shí)時(shí)計(jì)算的Farrow結(jié)構(gòu),定時(shí)誤差檢測(cè)采用獨(dú)立于載波相位偏差的GA-TED算法,內(nèi)部控制器和環(huán)路濾波器的參數(shù)可由外部控制器設(shè)置,因而可以適應(yīng)較寬速率范圍內(nèi)的基帶碼元。
工業(yè)、航天和國(guó)防系統(tǒng)通常采用額定 24V~28V 的中間總線電壓,在這些系統(tǒng)中,串聯(lián)電池作為備用電源,但是,由于分配損耗,并不適合采用 12V 總線體系結(jié)構(gòu)。系統(tǒng)總線和數(shù)字處
萊迪思半導(dǎo)體公司日前宣布推出超低密度MachXO3™現(xiàn)場(chǎng)可編程門陣列(FPGA)系列,世界上最小、最低的每I/O成本的可編程平臺(tái),旨在擴(kuò)大系統(tǒng)功能并且使用并行和串行I/O實(shí)現(xiàn)新興互連接口的橋接。配合先進(jìn)的小尺寸封裝
1、不熟悉FPGA的內(nèi)部結(jié)構(gòu),不了解可編程邏輯器件的基本原理。FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因?yàn)樗麄冇X得這是無關(guān)緊要的。他們潛意識(shí)的認(rèn)為可編程嘛,肯定就是像寫軟件一樣啦。軟件編
Altera公司日前宣布,開始量售其Cyclone® V SoC芯片以及Arria® V SoC工程樣片。隨著處理器峰值時(shí)鐘頻率的提高——商用級(jí)Cyclone V SoC達(dá)到了925 MHz,汽車級(jí)達(dá)到了700 MHz,工業(yè)級(jí)Arria V SoC達(dá)到了1.05 GHz
21ic訊 Altera公司日前宣布,開始量售其Cyclone® V SoC芯片以及Arria® V SoC工程樣片。隨著處理器峰值時(shí)鐘頻率的提高——商用級(jí)Cyclone V SoC達(dá)到了925 MHz,汽車級(jí)達(dá)到了700 MHz,工業(yè)級(jí)Arria V
21ic訊 Altera公司今天宣布,開始量售其Cyclone® V SoC芯片以及Arria® V SoC工程樣片。隨著處理器峰值時(shí)鐘頻率的提高——商用級(jí)Cyclone V SoC達(dá)到了925 MHz,汽車級(jí)達(dá)到了700 MHz,工業(yè)級(jí)Arria V
1、不熟悉FPGA的內(nèi)部結(jié)構(gòu),不了解可編程邏輯器件的基本原理。FPGA為什么是可以編程的?恐怕很多菜鳥不知道,他們也不想知道。因?yàn)樗麄冇X得這是無關(guān)緊要的。他們潛意識(shí)的認(rèn)為可編程嘛,肯定就是像寫軟件一樣啦。軟件編
21ic訊 萊迪思半導(dǎo)體公司日前宣布推出超低密度MachXO3™現(xiàn)場(chǎng)可編程門陣列(FPGA)系列,世界上最小、最低的每I/O成本的可編程平臺(tái),旨在擴(kuò)大系統(tǒng)功能并且使用并行和串行I/O實(shí)現(xiàn)新興互連接口的橋接。配合先進(jìn)的小尺
楊飛賽靈思公司亞太區(qū)銷售與市場(chǎng)副總裁隨著FPGA步入28nm行列,不僅加速取代ASIC和ASSP,而且通過更多的集成與融合,打通了系統(tǒng)的“關(guān)節(jié)”。FPGA巨頭賽靈思(Xilinx)的All Programmable FPGA、3D IC和SoC在2
Patrick DorseyAltera公司產(chǎn)品營(yíng)銷資深總監(jiān)14nm FinFET 工藝的殺手锏級(jí)應(yīng)用縱觀過去五代的發(fā)展,制程微縮在高端器件上平均可提供20%的性能提升。通過下一代高端Stratix 10系列將同時(shí)在工藝和架構(gòu)上實(shí)現(xiàn)創(chuàng)新。Altera將
FPGA一直走在半導(dǎo)體工藝領(lǐng)先的前列,當(dāng)前集成度大幅提升,DSP、收發(fā)器等功能模塊更上臺(tái)階,通過集成ARM核來拓展嵌入式市場(chǎng),加速取代ASIC/ASSP;但是成本、功耗、器件利用率等仍是FPGA發(fā)展的強(qiáng)勁阻力。雖然FPGA行業(yè)的
近日,探月中心委托航天科工304所編寫的《探月與航天工程軟件 /FPGA典型案例分析及設(shè)計(jì)參考》經(jīng)過專家評(píng)審。該案例及設(shè)計(jì)參考將為探月工程軟件及FPGA可編程器件研制積累寶貴經(jīng)驗(yàn),并將有助于航天工程軟件技術(shù)人員有