
21ic訊 萊迪思半導(dǎo)體公司在德國(guó),紐倫堡舉辦的嵌入式世界展上展出了一款基于LatticeECP3™ FPGA的攝像機(jī),支持雙傳感器,并可使用主動(dòng)式快門(Active Shutter)3D眼鏡觀看3D視頻。3D演示板使用萊迪思 HDR-60攝像
本文首先提出了一種基于有限狀態(tài)機(jī)的電梯控制器算法,然后根據(jù)該算法設(shè)計(jì)了一個(gè)三層電梯控制器,該電梯控制器的正確性經(jīng)過(guò)了仿真驗(yàn)證和硬件平臺(tái)的驗(yàn)證。本文的電梯控制器設(shè)計(jì),結(jié)合了深圳信息職業(yè)技術(shù)學(xué)院的實(shí)際電梯
Mif文件在FPGA中的應(yīng)用,主要是在RAM,ROM中,一般用來(lái)存儲(chǔ)字模、波形數(shù)據(jù)、信號(hào)采樣、數(shù)據(jù)序列等,可以看做是C語(yǔ)言中的數(shù)組,用來(lái)存儲(chǔ)數(shù)據(jù)。Bingo當(dāng)年也是郁悶的很啊,當(dāng)年做電子琴,在Quartus II Memory Initialza
引言現(xiàn)在我們?cè)诔匈?gòu)物付款時(shí)候只要一個(gè)識(shí)別器就可以很快知道價(jià)格,不再是以前的一個(gè)算盤(pán)或者計(jì)算器,加快了付款速度,很好地方便了顧客。無(wú)線射頻識(shí)別(RFID)技術(shù)是一種自動(dòng)識(shí)別技術(shù)。每一個(gè)目標(biāo)對(duì)象在射頻讀卡器
一種基于FPGA的無(wú)線射頻讀卡器開(kāi)發(fā)與設(shè)計(jì)
FPGA - 數(shù)字經(jīng)濟(jì)時(shí)代的基石正如我在《科技以人為本 - CES結(jié)語(yǔ)》一文中講的,科技在近20年里發(fā)生了翻天覆地的變化,背后的推動(dòng)主要來(lái)自于半導(dǎo)體技術(shù)的飛速發(fā)展,其中最大的革命是天才的人們通過(guò)模數(shù)變換,把自然界的一
基于FPGA的UART、USB接口協(xié)議設(shè)計(jì)
基于FPGA的UPFC控制器IP設(shè)計(jì)
基于FPGA的真彩VGA顯示的實(shí)現(xiàn)
摘要 基于IEEE浮點(diǎn)表示格式及FFT算法,提出一種基2FFT的FPGA方法,完成了基于FPGA高精度浮點(diǎn)運(yùn)算器的FFT的設(shè)計(jì)。利用VHDL語(yǔ)言描述了蝶形運(yùn)算過(guò)程及地址產(chǎn)生單元,其仿真波形基本能正確的表示輸出結(jié)果。 關(guān)鍵詞 快速
智能驅(qū)動(dòng)器以及許多汽車和 ISM 廠商正面臨著滿足新的市場(chǎng)需求和不斷發(fā)展的標(biāo)準(zhǔn)要求所帶來(lái)的重重挑戰(zhàn)。在現(xiàn)代工業(yè)和汽車應(yīng)用中,電機(jī)必須具有高效、低噪聲、速度范圍寬、可靠性高、成本合理等特性。在當(dāng)今工廠里,電機(jī)
摘要 針對(duì)測(cè)井中信號(hào)傳輸速度低、操作繁瑣等問(wèn)題,提出一種高速數(shù)據(jù)采集與傳輸?shù)男路椒?。該設(shè)計(jì)系統(tǒng)采用高速AD轉(zhuǎn)換,以靈活、高效性價(jià)比FPGA芯片-EP1C6為平臺(tái),利用USB傳輸,實(shí)現(xiàn)了基于Verilog的聲幅測(cè)井系統(tǒng)。最終,
j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案
j基于FPGA EP2S60的SoPC系統(tǒng)設(shè)計(jì)的綜合優(yōu)化方案
摘要:LCD 顯示離不開(kāi)背光源的輔助,而現(xiàn)在絕大多數(shù)顯示器采用恒定亮度背光源,存在顯示效果動(dòng)態(tài)模糊以及低對(duì)比度等問(wèn)題,并且耗能也較為嚴(yán)重。文章著重?cái)⑹鲆环N基于視頻內(nèi)容逐幀分析,然后選擇最佳背光亮度的一種由
摘要:利用FPGA并行處理的特點(diǎn)及其豐富的I/O接口,在此設(shè)計(jì)了一種針對(duì)捷聯(lián)慣導(dǎo)系統(tǒng)的組合數(shù)據(jù)采集和控制系統(tǒng)。該系統(tǒng)能夠?qū)崟r(shí)采集慣導(dǎo)系統(tǒng)所需的IMU和GPS數(shù)據(jù),能夠根據(jù)需要產(chǎn)生任意占空比的PWM控制信號(hào),該系統(tǒng)預(yù)留
摘要:以基于靜態(tài)隨機(jī)存儲(chǔ)器(SRAM)的現(xiàn)場(chǎng)可編程門陣列(FPGA)為例,在傳統(tǒng)的三次測(cè)試方法的基礎(chǔ)上提出了一種新穎的針對(duì)FPGA互聯(lián)資源的測(cè)試方法。該方法運(yùn)用了層次化的思想,根據(jù)開(kāi)關(guān)矩陣中可編程互聯(lián)點(diǎn)(PIP)兩端連線資
摘要:由于超級(jí)電容器單體性能參數(shù)的離散性,當(dāng)多個(gè)單體串聯(lián)組成電容器組時(shí),在充放電過(guò)程中容易造成過(guò)充或過(guò)放現(xiàn)象,嚴(yán)重危害超級(jí)電容器的使用壽命。文中提出以FPGA為檢測(cè)、控制單元,對(duì)電容進(jìn)行有效地充放電控制,
FPGA配置電路可以看成用戶設(shè)計(jì)和硬件電路之間的連接紐帶,最終目的是在一定外部條件下,準(zhǔn)確快速地實(shí)現(xiàn)FPGA系統(tǒng)配置。在FPGA的配置系統(tǒng)中,軟件編程由FPGA提供商提供,設(shè)計(jì)人員要掌握其操作方法,將配置數(shù)據(jù)從PC加載
21ic訊 Altera公司日前宣布,開(kāi)始交付業(yè)界第一款高性能28-nm FPGA量產(chǎn)芯片。Stratix® V FPGA是唯一使用TSMC 28HP工藝制造的FPGA,比競(jìng)爭(zhēng)解決方案高出一個(gè)速率等級(jí)。Altera高端FPGA的性能優(yōu)勢(shì)結(jié)合其前沿工藝技術(shù)和