
面向3-Gbps應(yīng)用提供獨(dú)特的低功耗、低成本和高性能FPGA解決方案,Altera公司宣布,開(kāi)始發(fā)售Arria® II GX器件——第三系列40-nm FPGA產(chǎn)品。集成了收發(fā)器的Arria II GX系列結(jié)合Stratix® IV GX和Stratix IV GT F
摘 要:近年來(lái),隨著計(jì)算機(jī)技術(shù)的發(fā)展,尤其是現(xiàn)場(chǎng)可編程門(mén)陣列FPGA的出現(xiàn),使實(shí)時(shí)電路重構(gòu)成為研究熱點(diǎn)?;贔PGA的重構(gòu)系統(tǒng)具有自適應(yīng)、自主修復(fù)特性,在空間應(yīng)用中具有非常重要的作用。介紹FPGA可重構(gòu)技術(shù)的分類以
0 引言 在高速磁浮交通系統(tǒng)中,車載測(cè)速定位單元對(duì)車輛的位置和速度進(jìn)行實(shí)時(shí)測(cè)量,并將位置和速度信號(hào)通過(guò)無(wú)線電系統(tǒng)傳送至地面上的牽引控制系統(tǒng)和運(yùn)行控制系統(tǒng),以用于長(zhǎng)定子直線同步電機(jī)牽引的反饋控制及車輛運(yùn)
基于DSP和FPGA的磁浮列車同步485通信方式的研究
當(dāng)前,由于醫(yī)療服務(wù)成本的不斷攀高、慢性病的流行、人口的老化,以及中國(guó)、印度和巴西等大規(guī)模新興市場(chǎng)的崛起,對(duì)價(jià)格低廉、穩(wěn)健可靠的醫(yī)療設(shè)備的需求非常龐大,以期改善全球數(shù)百萬(wàn)病患的治療和護(hù)理?xiàng)l件,并擴(kuò)大
在過(guò)去幾年中,具有高清晰度視頻顯示器的一些產(chǎn)品大幅度增加。高清晰度視頻顯示器被集成在這些產(chǎn)品的內(nèi)部,或者放在產(chǎn)品的外面。原始設(shè)備制造商正在期望能夠利用標(biāo)準(zhǔn)的平板顯示器及接口技術(shù)來(lái)降低產(chǎn)品的成本,并提供
本文提供了一個(gè)新思路,即采用簡(jiǎn)單而精確的電路,將復(fù)雜的模擬量轉(zhuǎn)化為數(shù)字量,從而簡(jiǎn)化外部電路的設(shè)計(jì),把復(fù)雜的充電時(shí)序控制交給可編程邏輯來(lái)處理。這樣做不僅非常靈活,精度高,而且還降低了成本。
這兩周都在調(diào)一塊我們組畫(huà)的FPGA電路板,遇到了不少的問(wèn)題,在此總結(jié)一下?! 『鸽娐钒蹇隙ㄊ菑碾娫春钙?,我們的電源部分基本上沒(méi)有問(wèn)題,3.3V、2.5V和1.2V輸出都很正常?! 〉钱?dāng)我們把FPGA芯片焊上后,在qu
越來(lái)越多的消費(fèi)應(yīng)用開(kāi)始在設(shè)計(jì)中集成流式視頻,結(jié)果引入了許多標(biāo)準(zhǔn)和專有的加密算法。但是加密方案以及實(shí)現(xiàn)方法不統(tǒng)一導(dǎo)致視頻接收設(shè)備在設(shè)計(jì)和支持方面存在巨大的挑戰(zhàn)。DeviceDNA作為FPGA的一項(xiàng)新功能,可保證
在直流伺服控制系統(tǒng)中,通過(guò)專用集成芯片或中小規(guī)模的數(shù)字集成電路構(gòu)成的傳統(tǒng)PWM控制電路往往存在電路設(shè)計(jì)復(fù)雜,體積大,抗干擾能力差以及設(shè)計(jì)困難、設(shè)計(jì)周期長(zhǎng)等缺點(diǎn)?因此PWM控制電路的模塊化、集成化已成為發(fā)展趨勢(shì).
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
摘要:主要介紹了二進(jìn)制移頻鍵控FSK通信過(guò)程中利用FPGA進(jìn)行偽隨機(jī)序列加密的實(shí)現(xiàn)方法。移頻鍵控是信息傳輸中使用較早的一種調(diào)制方式,它具有實(shí)現(xiàn)容易,抗噪聲與抗衰減性能較好的優(yōu)點(diǎn),在中低速數(shù)據(jù)傳輸中得到了廣泛的
O.引言 本系統(tǒng)利用單片機(jī)和FPGA有效的結(jié)合起來(lái)共同實(shí)現(xiàn)等精度頻率測(cè)量和IDDS技術(shù),發(fā)揮各自的優(yōu)點(diǎn),使設(shè)計(jì)變得更加容易和靈活,并具有頻率測(cè)量范圍寬、產(chǎn)生的波形頻率分辨率高及精度大等特點(diǎn)。 系統(tǒng)方便靈
本文提供了一個(gè)新思路,即采用簡(jiǎn)單而精確的電路,將復(fù)雜的模擬量轉(zhuǎn)化為數(shù)字量,從而簡(jiǎn)化外部電路的設(shè)計(jì),把復(fù)雜的充電時(shí)序控制交給可編程邏輯來(lái)處理。這樣做不僅非常靈活,精度高,而且還降低了成本。
本文提供了一個(gè)新思路,即采用簡(jiǎn)單而精確的電路,將復(fù)雜的模擬量轉(zhuǎn)化為數(shù)字量,從而簡(jiǎn)化外部電路的設(shè)計(jì),把復(fù)雜的充電時(shí)序控制交給可編程邏輯來(lái)處理。這樣做不僅非常靈活,精度高,而且還降低了成本。
基于可編程邏輯的便攜式設(shè)備多節(jié)鋰聚合物電池管理
調(diào)試FPGA電路板總結(jié)
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影。現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
全定制數(shù)字ASIC的前景開(kāi)始出現(xiàn)陰影?,F(xiàn)場(chǎng)可編程門(mén)陣列(FPGA)正在接管許多一度被認(rèn)為是全定制芯片專屬領(lǐng)域的應(yīng)用。自從FPGA在約二十年前出現(xiàn)以來(lái),它已經(jīng)通過(guò)將門(mén)數(shù)提高了三個(gè)數(shù)量級(jí)而侵占了ASIC的主導(dǎo)地位。此外
基于ARM7與FPGA組成的可編程控制器