Cyclone V GX FPGA:收發(fā)器簡(jiǎn)介
掃描二維碼
隨時(shí)隨地手機(jī)看文章
? ? ? ?低成本收發(fā)器的開發(fā)各有不同。借助 Altera Cyclone??V FPGA 系列的靈活性,您可以全面利用所有收發(fā)器資源,在體積更小、成本更低的器件中實(shí)現(xiàn)設(shè)計(jì)。Cyclone V FPGA 能夠非常靈活的通過增強(qiáng)構(gòu)建模塊以盡可能低的功耗來實(shí)現(xiàn)獨(dú)立協(xié)議和專用協(xié)議。
? ? ? ?通過為市場(chǎng)提供成本最低、功耗最低的 FPGA,Altera Cyclone?V FPGA 拓展了 Cyclone FPGA 系列。隨著含有收發(fā)器 I/O 的 FPGA 設(shè)計(jì)的實(shí)際發(fā)售 (參見圖 1) ,進(jìn)一步鞏固了 Altera 的收發(fā)器領(lǐng)先優(yōu)勢(shì)。
Cyclone V FPGA 視頻:工作在 3.125 Gbps 和?5Gbps?的收發(fā)器 I/O?
Cyclone V 系列提供兩種型號(hào)來滿足您的設(shè)計(jì)需求,3G 收發(fā)器 Cyclone V GXFPGA 和 5G 收發(fā)器 Cyclone V GT FPGA 。
收發(fā)器關(guān)鍵特性
·????????提供 12 個(gè)數(shù)據(jù)速率從 600 Mbps 到 3.125 Gbps 或者 5 Gbps 的收發(fā)器
·????????易于配置、靈活的收發(fā)器數(shù)據(jù)通路,實(shí)現(xiàn)了業(yè)界標(biāo)準(zhǔn)協(xié)議和專用協(xié)議
·????????可編程預(yù)加重設(shè)置和可調(diào)差分輸出電壓 (VOD) 提高了信號(hào)完整性 (SI)
·????????用戶可控的接收器均衡功能,補(bǔ)償物理介質(zhì)頻率相關(guān)損耗
·????????收發(fā)器動(dòng)態(tài)重新配置,不需要對(duì) FPGA 重新編程,在同一通道上支持多種協(xié)議和數(shù)據(jù)速率
·????????支持 PCI Express??(PCIe?) DisplayPort、V-by-One 和 SATA 配置中的擴(kuò)譜時(shí)鐘等協(xié)議功能
·????????兼容 PCIe、XAUI 和 Gbps 以太網(wǎng) (GbE) 物理接口的專用電路
·????????PIPE接口直接連接嵌入式 PCIe Gen1 (2.5 Gbps) 和 Gen2 (5 Gbps) 硬核知識(shí)產(chǎn)權(quán) (IP),支持?PCI-SIG?兼容?x1、x2 或者 x4 端點(diǎn)或者根端口應(yīng)用
·????????內(nèi)置字節(jié)排序使幀或者數(shù)據(jù)包總是起始于已知的字節(jié)通道
·????????8B/10B 編碼器和解碼器進(jìn)行 8 位至 10 位編碼和 10 位至 8 位解碼
·????????發(fā)射器和接收器 PLL 電荷泵管芯電源穩(wěn)壓器以及壓控振蕩器 (VCO) 實(shí)現(xiàn)了優(yōu)異的噪聲抑制功能
·????????片內(nèi)電源去耦合功能滿足了高頻時(shí)的瞬變電流要求,從而不需要板上去耦合電容
·????????PCI-SIG兼容?PCIe 硬核 IP 模塊中的串行環(huán)回、并行環(huán)回、反向串行環(huán)回以及環(huán)回主機(jī)和從機(jī)功能等診斷特性
圖 1 所示為 Cyclone V 收發(fā)器結(jié)構(gòu)圖,包括物理介質(zhì)附加 (PMA) 和物理編碼子層 (PCS) 。根據(jù)用戶需要,可以旁路 PCS 中的模塊。
圖 1. CycloneV 收發(fā)器、PMA 和 PCS 結(jié)構(gòu)圖





