草莓富含多種營養(yǎng)元素,是一種重要的水果。隨著我國種植結構的調整,草莓種植面積逐年擴大。由于草莓基肥施用量大、需水多,雜草生長茂盛。另外草莓植株低矮,種植密度大,除草困難。據(jù)研究,雜草危害可使草莓
簡介了DS2450 A/D轉換器的主要特性、工作原理、單總線協(xié)議及其設置方法,并具體介紹了DS2450在工程應用中與計算機的接口技術和軟件編制特點。
目前網(wǎng)站的絕大部分資源對瀏覽者是開放的,但有些信息是特別針對某些用戶的,只有特定權限的用戶才能訪問,因此,Web應用程序安全性便是熱點研究問題。介紹了基于ASP.NET的Web應用程序安全性的驗證、授權和模擬等處理程序的實現(xiàn)技術與方法。
在分析DES算法原理的基礎上,詳細闡述一種基于VHDL描述、FPGA實現(xiàn)的DES加密算法系統(tǒng)的設計和仿真結果。該系統(tǒng)采用了一種基于子密鑰預先計算的新型流水線設計方案,克服了傳統(tǒng)DES流水線實現(xiàn)方式的缺點,使系統(tǒng)的密鑰可動態(tài)刷新.并在硬件資源消耗有所降低的情況下,進一步提高系統(tǒng)的處理速度,系統(tǒng)最高時鐘頻率為222.77 MHz.信息加密的速度為14.26 Gb/s,是最快軟件實現(xiàn)方式的112倍。同時系統(tǒng)還具有設計靈活,可靠性高,可重用性強.升級方便等特點。
MAX194 是一種14位逐次逼近型串行輸出的模數(shù)轉換器,它具有高速度,高精度,低功耗等特點,并且?guī)聿蓸颖3蛛娐?,具?0μA的停機模式,能夠滿足最高采樣頻率為85kPS的轉換。其最快轉換時間為9.4μs,具有單極性和雙極性兩種輸入和三態(tài)串行數(shù)據(jù)輸出方式,同時價格也比同功能并行輸出的模數(shù)轉換器要低得多。文中介紹了它的功能和用途,同時給出了MAX194在鍋爐測溫系統(tǒng)中的單睡機進行接口的硬件電路和軟件程序。
ADS9320 是美國Burr-Brown公司生產(chǎn)的串行16位微功耗高速A/D轉換器。它的采樣頻率最高可達100kHz,線性度為±0.05%,工作在 2.7~5.25V電源電壓范圍內(nèi),非常適合于便攜式電池供電系統(tǒng)的使用,文中介紹了ADS8320的功能特點、引腳排列及工作時序,并給出了 ADS8320與單片機的接口設計和編程。
1 引言 在A/D轉換器中,比較器重要性能指標是工作速度、精度、功耗、輸入失調電壓、正反饋時產(chǎn)生的回程噪聲等,這些指標影響和制約著整個A/D轉換器的性能。高速比較器速度較快,一般采用鎖存器(Latch)結構,但
1 引言 集成運放以其價格低廉、性能優(yōu)越等特點在個人數(shù)據(jù)助理、通信、汽車電子、音響產(chǎn)品、儀器儀表、傳感器等領域得到廣泛應用。隨著數(shù)字技術的不斷進步和集成電路市場的發(fā)展.兼有模擬和數(shù)字集成電路的SOC或混
DSl511是具有內(nèi)置晶體振蕩器、電池、看門狗定時器和上電復位功能的實時時鐘/日歷器件(RTC)。詳細介紹DSl511的主要特性、引腳功能、內(nèi)部結構及其工作原理,并給出了DSl51l在信息記錄中的應用設計。
基于DSP的系統(tǒng)設計中,由于部分DSP內(nèi)部無非易失性存儲器,為了保證該系統(tǒng)設計掉電時程序不丟失。因此必須外部擴展ROM或Flash用于存儲數(shù)據(jù)。以TMS320C6713型浮點DSP和AM29LV800B型Flash存儲器為例.闡述了上電自舉的硬件設計,JTAG程序加載,上電自舉過程,F(xiàn)lash的擦除及燒寫,鏈接命令文件和編寫,并詳細說明各部分相互聯(lián)系及作用。
1 引言 隨著微電子技術的發(fā)展,寬帶放大器在科研中具有重要作用。寬帶運算放大器廣泛應用于A/D轉換器、D/A 轉換器、有源濾波器、波形發(fā)生器、視頻放大器等電路。這些電路要求運算放大器具有較高的頻帶寬度,電
AD7492是ANALOG DEVICES生產(chǎn)的12位并行輸出AD轉換器,它具有1MSPS的高數(shù)據(jù)通過率和低功耗、無管線延時以及可變數(shù)字接口等特點。文中介紹了AD7492的主要性能及應用電路。
介紹了TI公司生產(chǎn)的多通道12位串行A/D轉換器TLV2544/2548的功能特點和工作原理,并結合開發(fā)實例,詳細討論了器件的工作模式選擇及器件的配置,給出了TLV2544與MCS-51系列單片機的應用接口電路和軟件程序。
本文介紹了可六路同時的高速A/D轉換器ADS7864的性能、特點及工作原理,并介紹了該芯片在電網(wǎng)參數(shù)監(jiān)測系統(tǒng)中的應用。
1 引言 直接數(shù)字頻率合成DDS(Direct Digital Syndaesis)是實現(xiàn)數(shù)字化的一項關鍵技術,廣泛應用于電信與電子儀器領域DDS通常是在CPLD或FPGA內(nèi)設置邏輯電路實現(xiàn)的,但由于DDS輸出受到D/A轉換器的速率及D/A轉換后