日本黄色一级经典视频|伊人久久精品视频|亚洲黄色色周成人视频九九九|av免费网址黄色小短片|黄色Av无码亚洲成年人|亚洲1区2区3区无码|真人黄片免费观看|无码一级小说欧美日免费三级|日韩中文字幕91在线看|精品久久久无码中文字幕边打电话

當前位置:首頁 > 模擬 > 模擬
[導讀]引言可編程衰減器位于基站和終端之間,通過對射頻信號的衰減控制,實現(xiàn)對無線信號的模擬,從而實現(xiàn)對測試場景的模擬??删幊趟p器提供多個數(shù)控接口,從小到大可以構建各個層次的測試網(wǎng)絡。所構成的衰減矩陣通過模擬

引言

編程衰減器位于基站和終端之間,通過對射頻信號的衰減控制,實現(xiàn)對無線信號的模擬,從而實現(xiàn)對測試場景的模擬??删幊趟p器提供多個數(shù)控接口,從小到大可以構建各個層次的測試網(wǎng)絡。所構成的衰減矩陣通過模擬空口信道實現(xiàn)移動、切換、覆蓋等多種測試項。

衰減矩陣可作為無線性能中心實驗室的關鍵技術平臺的關鍵設備,是實現(xiàn)組網(wǎng)小區(qū)和大量終端用戶互聯(lián)通信過程的核心單元。

圖1 可編程衰減器的組網(wǎng)

圖2 可編程衰減器硬件結構

圖3 8×8個無線通道衰減

本文介紹的可編程衰減器最高可支持8×8輸入輸出的矩陣結構,提供0~120dB的通道衰減范圍,精度達到0.5dB。

可編程衰減器設計

主要功能

可編程衰減器最高可支持8×8輸入輸出的矩陣結構,可對終端與基站之間的多個信道進行實時衰落控制,同時也能支持各類靜態(tài)測試場景長時間回放。

圖4 實時衰減控制流程

圖5 靜態(tài)場景回放流程

圖6 乒乓結構狀態(tài)機

硬件結構

可編程衰減器由CPU板和IO板構成。CPU板主要由CPU小系統(tǒng)和FPGA組成,CPU板通過FPGA-Cyclone II集中控制外接的IO板。IO板的功能主要是采用FPGA-LFXP10控制數(shù)控衰減器衰減量,實現(xiàn)對無線信道衰落的模擬,從而實現(xiàn)對測試場景的模擬。

每個IO板有8個衰減通道,每個衰減通道由4個衰減范圍為31.5dB的數(shù)控衰減器構成。一個CPU板可外接8個IO板,因此可對8×8個無線通道進行衰減。

圖3展示了可編程衰減器的8×8結構。本衰減器可對任一路無線信道模擬其它無線信道對其的影響。通過調節(jié)其它信道與該信道之間的衰減值,就可在實驗室模擬復雜的外場環(huán)境。

邏輯設計

可編程衰減器的核心技術在于其邏輯設計上??删幊趟p器的邏輯結構根據(jù)其功能分為兩部分:實時衰減控制和靜態(tài)場景回放。

實時衰減控制

實時衰減控制模式是指用戶實時通過CPU下發(fā)各個通道之間的衰減值來控制不同無線信道的衰減,衰減值一旦下發(fā),相應的無線信道的衰減器就會立即生效。

CPU與FPGA之間采用LOCAL BUS進行通信。在FPGA中對0~7個IO板接口分配不同的地址,控制譯碼/通道選擇模塊通過LOCAL BUS的地址線來選擇對應的IO板;每個衰減器需要8bit的衰減量,3bit的通道編碼,因此LOCAL BUS數(shù)據(jù)線上共有11bit有效數(shù)據(jù)。

譯碼模塊將這11bit數(shù)據(jù)中3bit的通道編碼譯碼成對應的通道,將8bit的衰減值下發(fā)到對應通道的數(shù)控衰減器上。

靜態(tài)場景回放

靜態(tài)場景回放是用戶將某個外場環(huán)境下各個無線信道的動態(tài)衰減參數(shù)記錄下來,記錄時間可長達數(shù)周。將這些數(shù)據(jù)下發(fā)給可編程衰減器即可在實驗室內長時間模擬各類復雜的外場環(huán)境。

在該場景下,LOCAL BUS的數(shù)據(jù)線除傳輸衰減值外還要傳32bit的時間數(shù)據(jù),每一bit代表1ms的時間,32bit就可支持最長7周的場景回放。

FPGA首先將32Mbit的DDRA寫滿數(shù)據(jù),然后定時控制自動啟動,從DDRA中讀取定時數(shù)據(jù)和衰減值,將定時數(shù)據(jù)提供給定時器。

當定時器計時到定時數(shù)據(jù)代表的時間點時將該時刻的衰減值下發(fā)到對應通道的衰減器上,實現(xiàn)無線信道衰減隨時間動態(tài)變化的場景;同時FPGA繼續(xù)將CPU下發(fā)的數(shù)據(jù)寫到DDRB中。當DDRB充滿后,CPU暫停下發(fā)數(shù)據(jù),直到DDRA數(shù)據(jù)讀取完畢,此時FPGA切換到讀取DDRB的數(shù)據(jù),繼續(xù)向DDRA寫入新的數(shù)據(jù)。

FPGA外掛的兩個DDR構成乒乓結構,使可編程衰減器能實現(xiàn)長時間不間斷的場景回放。

測試結果

該可編程衰減器的主要性能指標如表1:

表1 可編程衰減器主要參數(shù)的測試結果

圖7展示了可編程衰減器單通道在衰減范圍內的衰減精度。從圖中可以看到,在0~80dB的衰減范圍內衰減精度可以達到0.5dB;在80dB~120dB衰減范圍內衰減精度達到1dB。

圖7 可編程衰減器衰減范圍內的衰減精度

圖8展示了靜態(tài)場景回放的某一個時間段內可編程衰減器一個無線信道內衰減變化。在該模式下本衰減器可在1ms的時間間隔內實現(xiàn)0~120dB的衰減跳變。

圖8 靜態(tài)場景回放

結論

本文介紹了一種衰減范圍可達120dB,衰減精度為0.5dB的可編程衰減器設計。該衰減器可在實驗室環(huán)境中實現(xiàn)復雜的外場環(huán)境,可大大節(jié)省終端設備測試的成本和時間。

本站聲明: 本文章由作者或相關機構授權發(fā)布,目的在于傳遞更多信息,并不代表本站贊同其觀點,本站亦不保證或承諾內容真實性等。需要轉載請聯(lián)系該專欄作者,如若文章內容侵犯您的權益,請及時聯(lián)系本站刪除。
換一批
延伸閱讀

Arm 控股有限公司(納斯達克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex? 計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加...

關鍵字: CPU AI 消費電子

Arm 控股有限公司(納斯達克股票代碼:ARM,以下簡稱 Arm)今日宣布推出全新 Arm? Lumex?計算子系統(tǒng) (Compute Subsystem, CSS) 平臺,這是一套專為旗艦級智能手機及下一代個人電腦加速...

關鍵字: 消費電子 CPU AI

8位單片機在嵌入式設計領域已經(jīng)成為半個多世紀以來的主流選擇。盡管嵌入式系統(tǒng)市場日益復雜,8位單片機依然不斷發(fā)展,積極應對新的挑戰(zhàn)和系統(tǒng)需求。如今,Microchip推出的8位PIC?和AVR?單片機系列,配備了先進的獨立...

關鍵字: 單片機 嵌入式 CPU

本文中,小編將對PLC予以介紹,如果你想對它的詳細情況有所認識,或者想要增進對它的了解程度,不妨請看以下內容哦。

關鍵字: PLC 編程

在下述的內容中,小編將會對PLC的相關消息予以報道,如果PLC是您想要了解的焦點之一,不妨和小編共同閱讀這篇文章哦。

關鍵字: PLC 編程 模塊化

上海2025年8月15日 /美通社/ -- 在數(shù)字化轉型浪潮與數(shù)據(jù)安全需求的雙重驅動下,瀾起科技今日重磅推出第六代津逮? 性能核 CPU (以下簡稱 C6P )。這款融合突破性架構、全棧兼容性與芯片級安全防護的高性能服...

關鍵字: CPU BSP 數(shù)字化 AI

在數(shù)字化浪潮席卷全球的今天,F(xiàn)PGA技術正成為驅動創(chuàng)新的核心引擎。2025年8月21日,深圳將迎來一場聚焦FPGA技術與產業(yè)應用的盛會——2025安路科技FPGA技術沙龍。本次沙龍以“定制未來 共建生態(tài)”為主題,匯聚行業(yè)...

關鍵字: FPGA 核心板 開發(fā)板

在現(xiàn)代電子系統(tǒng)中,現(xiàn)場可編程門陣列(FPGA)憑借其開發(fā)時間短、成本效益高以及靈活的現(xiàn)場重配置與升級等諸多優(yōu)點,被廣泛應用于各種產品領域。從通信設備到工業(yè)控制,從汽車電子到航空航天,F(xiàn)PGA 的身影無處不在。為了充分發(fā)揮...

關鍵字: 可編程門陣列 FPGA 數(shù)字電源

采用分離式架構,充分利用主機 CPU 和 PCIe? 基礎設施,克服傳統(tǒng)存儲瓶頸

關鍵字: CPU 數(shù)據(jù)中心 服務器
關閉